论坛» 综合技术» PCB与EMC

工程师
2013-07-29 17:41 11楼
越狠越好,越狠,学到到才越多,
工程师
2013-07-29 17:41 12楼
另外两层没布线了
工程师
2013-07-29 17:48 13楼
ADC是40MHz的时钟频率,DAC是125MHz的频率,应该算高频了吧,我也不知道这样合不合适,给个意见吧
工程师
2013-07-29 18:06 14楼

我的建议是完全不用走蛇形线,用最短线连接应该比你现在的效果好。

简单计算一下吧,按照你的125MHz频率计算,一个周期8ns。上升沿下降沿大致是1ns。你在板子的顶层布线,顶层走线的延时大约为140ps/inch。就算你布线等长差距达到7inch,也就是7000mil,将近18cm的差距。延迟也就是1ns左右,最终并行信号的采集窗口还有4ns,对fpga来说应该还是富裕的。何况看你板子的情况应该不会差这么多。不走蛇形线,板子的布局也能更宽松,信号串扰也能更小,对你的信号质量应该会有改善

工程师
2013-07-29 18:08 15楼
走蛇形线要慎重,不是一说高速信号就走蛇形线。毕竟蛇形走线的问题也很多,各种串扰干扰问题处理的不好也是灾难性的
高工
2013-07-29 18:10 16楼
粗看起来画的还不错的样子,不过有一点,数字部分跟模拟部分好像混一起了,对ad,da性能可能有影响~
工程师
2013-07-30 09:57 17楼
有道理,我就把蛇形线取消掉
工程师
2013-07-30 10:08 18楼
简单的把ADC、DAC的数字地和模拟地分开,中间接了个0欧的电阻,这样怎样
菜鸟
2013-07-31 22:17 19楼
长见识了。
菜鸟
2013-07-31 22:19 20楼

既然四层板,还用拘于顶层和底层交叉垂直布线吗?中间的电源和地,应该能成为参考层吧?

共47条 2/5 1 2 3 4 5 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册]