论坛» 活动中心» 板卡试用

【Zynq7000系列开发手记】+开箱照

助工
2017-07-27 19:10 1楼

今天收到了ZYNQ 7000开发板,谢谢EEPW和V3学院。


首先是个大家伙,身价很高



打开发现里边还有一层




再打开,是装静电塑料装的板子和仿真器还有若干连线



照个全家福



这下好了,有的学了。以后继续分享

专家
2017-07-28 08:58 2楼
楼主做什么内容?
专家
2017-07-28 09:05 3楼
据说是便携示波器
助工
2017-09-03 20:49 4楼

【Zynq7000系列开发手记】+装机测试

根据EagleGoSDSOC快速入门教材

第一步,检查板卡是否正常,没有问题之后连接供电
1.使用下载电缆可以对FPGA进行调试和flash固化。下载电缆一端通过USB-A电缆连接到PC,另一
端通过14pin jtag接口连接到板卡的下载接口。

2.设置启动方式跳线和给板卡供电,

第二步,添加 platform
1.将例程sdsoc里面的platform目录下的snowleo2复制到sdsoc2015.4的安装目录下的platform目录里
面 。

第三步,打开 IDE SDSOC2016.1 新建 sdsoc project
1.File --> NEW --> SDSOC PROJECT,选择相应的platform

2.接下来可以在src目录下根据自己的需求也可以直接将公司提供的工程直接添加进目录。

第四步,编译软件工程
4.1为了体现 sdsoc 的特点,我们拿 ip 加速之前和 ip 加速之后做一下对比,首先只编译软件工程
选择 debug,其他默认, 然后编译工程 右键单击工程->build project 或者 ctrl+b。

第五步,选择部分 ip 进行加速。
1.打开project.sdsoc文件 选择编译后产生相应的选项如图所示,为了稳定选择100M的时钟,
选择Generate SD Card Image当编译结束后会在该目录生成相应的镜像文件,可以直接将这些文件
放入tf卡,上电启动即可 。
2.点击添加按钮,选择想要加速的ip,可以多选

第六步,编译。
1.编译步骤同第一次编译,编译时间与PC的性能有关,通常在30~50分钟左右。编译完之后会产
bitelf等文件。

第七步,运行。
1.右击工程名--> RUNAS --> run configuration..
2.选择相应的bit文件。如图7.1
3.选择相应的elf文件,Apply --> RUN 如下图

图像模糊还需排查问题

测试结果.jpg

菜鸟
2018-08-07 10:40 5楼

好有兴趣

共5条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册]