首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> 总线

模拟I2C总线多主通信的通用软件包

在Windows2000下用多线程实现1394串行总线通信

I2C总线CMOS型PB-0300数字图像传感器

按平台模式设计的虚拟I2C总线软件包VIIC

基于82527的CAN总线智能传感器节点设计

  • 介绍一种以8051微控制器和82527独立CAN总线控制器为核心组成的CAN总线智能传感器节点的设计方法,并给出其硬件原理图和初始化程序。
  • 关键字:节点设计传感器智能CAN总线基于

CAN总线位定时参数的确定

  • CAN通信中,波特率、位周期内取样点数和位置可以编程设置,这些设置为用户根据其应用优化网络通信性能提供了方便。
  • 关键字:CAN总线位定时参数

基于USB总线的高速数据采集系统

PCI总线仲裁器的设计与实现

  • 基于Altera的CPLD器件的PCI总线仲裁器设计,实现仲裁器的AHDL编程,并结合仿真结果对PCI总线的仲裁进行了论述。
  • 关键字:PCI总线仲裁器

DSP与PC机的PCI总线高速数据传输

  • 介绍了TI公司的高性能浮点式数字信号处理芯片TMS320C6713的接口信号及控制寄存器。
  • 关键字:高速数据传输总线PCIPCDSP

利用ISA总线实现对DSP芯片VC5402的软配置

  • 以PC机作为主机,通过PC的ISA总线与DSP的HPI主机并口连接作为传输通道,实现对PC机ISA插卡上的DSP芯片TMS320VC5402进行实时在线程序装载。
  • 关键字:芯片VC5402配置DSP实现ISA总线利用

WorldFip-现场总线的又一颗新星

具有双测试接入模式的10:1总线LVDS串行化器和解串器芯片(2.10)

  •   美国国家半导体公司宣布推出具有双测试接入模式的10:1总线低电压差分信号传输(LVDS)串行化器和解串器芯片,这两款型号分别为SCAN921023和SCAN921224的芯片能够在设备端进行符合IEEE 1149.1标准的数字晶体管逻辑(TTL)边界扫描测试接入(JTAG),同时,高速内置自检(BIST)则能够校验在低电压差分信号传输(LVDS)通道的高速系统频率下互连的正确性。   当SCAN921023和SCAN921224芯片在执行快速内置自检指令时,芯片会自动实现同步并进行伪随机位序列(P
  • 关键字:总线LVDS串行化器无线通信

总线介绍

总线的概念 所谓总线(Bus),一般指通过分时复用的方式,将信息以一个或多个源部件传送到一个或多个目的部件的一组传输线。是电脑中传输数据的公共通道。 工作原理当 总线空闲(其他器件都以高阻态形式连接在总线上)且一个器件要与目的器件通信时,发起通信的器件驱动总线,发出地址和数据。其他以高阻态形式连接在总线上的器件如果收到(或能够收到)与自己相符的地址信息后,即 [ 查看详细]
关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473