首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> 赛灵思

FPGA实战开发技巧(13)

  • FPGA实战开发技巧(13)-基于IP的设计已成为目前FPGA设计的主流方法之一,本章首先给出IP的定义,然后以FFT IP核为例,介绍赛灵思IP核的应用。
  • 关键字:FPGA赛灵思IP核

FPGA实战开发技巧(11)

  • FPGA实战开发技巧(11)-在串行模式下,需要微处理器或微控制器等外部主机通过同步串行接口将配置数据串行写入FPGA芯片,其模式选择信号M[2:0]=3’b111
  • 关键字:FPGA赛灵思

组合运用多种智能I/O规划工具能使引脚分配过程变轻松

  • 组合运用多种智能I/O规划工具能使引脚分配过程变轻松-对于需要在PCB板上使用大规模FPGA器件的设计人员来说,I/O引脚分配是必须面对的众多挑战之一。
  • 关键字:赛灵思FPGA

如何在EDK中使用自己的 IP核?

  • 如何在EDK中使用自己的 IP核?-如何在EDK中使用自己的 IP核呢? 这是很多人梦寐以求的事情。然而在EDK以及ISE的各种文档中对此却遮遮掩掩,欲语还休。
  • 关键字:赛灵思ISEIP

FPGA开发要掌握的六大基础知识(3)

  • FPGA开发要掌握的六大基础知识(3)-Xilinx FPGA开发软件为ISE.现在其版本更新比较快,大家现在常用的版本都在ISE12.1了。
  • 关键字:FPGA赛灵思Xilinx

system generator入门笔记

  • system generator入门笔记-System Generator是Xilinx公司进行数字信号处理开发的一种设计工具,它通过将Xilinx开发的一些模块嵌入到Simulink的库中,可以在Simulink中进行定点仿真,可是设置定点信号的类型,这样就可以比较定点仿真与浮点仿真的区别。并且可以生成HDL文件,或者网表,可以再ISE中进行调用。
  • 关键字:Xilinx赛灵思Simulink

在FPGA开发中尽量避免全局复位的使用?(1)

  • 在FPGA开发中尽量避免全局复位的使用?(1)-最近几天读了Xilinx网站上一个很有意思的白皮书(white paper,wp272.pdf),名字叫《Get Smart About Reset:Think Local, Not Global》,在此分享一下心得,包括以前设计中很少注意到的一些细节。
  • 关键字:Xilinx赛灵思

FPGA全局时钟和第二全局时钟资源的使用方法

  • FPGA全局时钟和第二全局时钟资源的使用方法-目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。
  • 关键字:全局时钟FPGA赛灵思

不可错过的400Gbps以太网演示

  • 不可错过的400Gbps以太网演示-在那里,毫无疑问你会驻足在赛灵思展位前(# 23)观看一个基于赛灵思Virtex UltraScale VU095 FPGA评估板VCU109的Spirent 400G以太网测试系统,该系统连接四个100Gbps的住友电工 CFP4 LR4光模块。
  • 关键字:赛灵思FPGA光模块

如何在芯片的PL上构建软核处理器?

  • 如何在芯片的PL上构建软核处理器?-到目前为止,我们已经在之前的文章中聊过Zynq SOC内部的 PS和PL,以及在Zynq SoC PS部分的ARM Cortex-A9处理器上运行的操作系统。但是有一个领域我们还没有去探索过,那就是在芯片的PL上构建软核处理器。
  • 关键字:MicroZed赛灵思

System generator如何与MATLAB进行匹配?

  • System generator如何与MATLAB进行匹配?-system generator是xilinx公司的系统级建模工具,它是扩展mathworks公司的MATLAB下面的simulink平台,添加了XILINX FPGA专用的一些模块。加速简化了FPGA的DSP系统级硬件设计。
  • 关键字:xilinx赛灵思MATLAB

使用VIVADO对7系列FPGA的高效设计心得

  • 使用VIVADO对7系列FPGA的高效设计心得-随着xilinx公司进入20nm工艺,以堆叠的方式在可编程领域一路高歌猛进,与其配套的EDA工具——新一代高端FPGA设计软件VIVADO也备受关注和饱受争议。
  • 关键字:FPGAVIVADO赛灵思

ZYNQ器件的启动配置方法

  • ZYNQ器件的启动配置方法-无任是用CPU作为系统的主要器件,还是用FPGA作为系统的主要器件,系统设计中首先要考虑到的问题就是处理器的启动加载问题。
  • 关键字:FPGAXILINX赛灵思

从可编程器件发展看FPGA未来趋势

  • 从可编程器件发展看FPGA未来趋势-可编程逻辑器件的发展历史可编程逻辑器件的发展可以划分为4个阶段,即从20世纪70年代初到70年代中为第1段,20世纪70年代中到80年代中为第2阶段,20世纪80年代到90年代末为第3阶段,20世纪90年代末到目前为第4阶段。
  • 关键字:FPGA可编程器件赛灵思

底层内嵌功能单元与软核、硬核以及固核

  • 底层内嵌功能单元与软核、硬核以及固核-内嵌功能模块主要指DLL(Delay Locked Loop)、PLL(Phase Locked Loop)、DSP 等软处理核(Soft Core)。现在越来越丰富的内嵌功能单元,使得单片FPGA 成为了系统级的设计工具,使其具备了软硬件联合设计的能力,逐步向SOC 平台过渡。
  • 关键字:FPGA赛灵思DLL

赛灵思介绍

赛灵思公司____________全球完整可编程逻辑解决方案的领导厂商 (2009年3月) 赛灵思公司(NASDAQ: XLNX)是全球完整可编程逻辑解决方案的领导厂商,占有该市场超过一半以上的份额,2008年度赛灵思公司的收入为19.1亿美元。赛灵思屡获殊荣的各种产品,包括硅片、软件、IP、开发板、入门套件,可使设计者为多种终端市场提供应用并大大缩短上市时间,包括航天/国防、汽车、 [ 查看详细]

热门主题

关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473