首页 | 嵌入式系统 | 显示技术 | 模拟IC/电源 | 元件与制造 | 其他IC/制程 | 消费类电子 | 无线/通信 | 汽车电子 | 工业控制 | 医疗电子 | 测试测量
首页> 分享下载> 其他IC/制程> 基于FPGA的时域数字脉冲压缩处理器的设计

基于FPGA的时域数字脉冲压缩处理器的设计

资料介绍
一种基于FPGA的适用于中小压缩比情况的时域数字脉冲压缩处理器的实现方案.该处理器具有使用灵活、便于功能扩展、成本低的特点,已用于某雷达信号处理机中,性能稳定.


基于FPGA的时域数字脉冲压缩处理器的设计
王小哲1,秦轶炜2,潘雨1
(1.空军工程大学导弹学院,陕西三原713800;2.上海电子通讯设备研究所,上海200082)

摘要:一种基于FPGA的适用于中小压缩比情况的时域数字脉冲压缩处理器的实现方案。该处
理器具有使用灵活、便于功能扩展、成本低的特点,已用于某雷达信号处理机中,性能稳定。
关键词:脉冲压缩 自适应FIR滤波器现场可编程逻辑门阵列


Design of ti面e domajn digital pulse compression processor based on FPGA


WANG Xiao Zhel,QIN Yi Wei2,PAN Yul

基于FPGA的时域数字脉冲压缩处理器的设计
本地下载

评论