新闻中心

EEPW首页>EDA/PCB>设计应用> 一种基于AT25T1024 FLASH的高速SPI接口设计

一种基于AT25T1024 FLASH的高速SPI接口设计

作者: 时间:2011-07-04 来源:网络 收藏

各状态说明如下:
SPI_IDLE:空闲状态,如果主机配置了寄存器SPICFGSTART,状态就跳到SPI_TX_BUFFER状态。
SPI_TX_BUFFER:在此状态主要向SPI_CTRL模块的发送缓冲区地址0填入8位读命令及读取数据的三字节起始地址,状态机之间进入下一状态。
SPI_CTRL_REG:在这一状态,配置SPI_CTRL模块CTRL寄存器的值,包括一次读操作搬运的数据位数,数据加载方式。如果配置GO位为“1”,表明可以开始进行读传输,进入下一状态SPI_CS。
SPI_CS:配置SPI_CTRL)模块寄存器SS位的值,以选择传输数据的从设备。
SPI_WAIT:本状态判断读操作的起始地址和终止地址是否在要求的范围内,如果处于相应的范围,地址自动加64后,状态机进入SPI_SS_ UA状态。
SPI_SS_UA:等待片内DPRAM的写操作完成,如果DPRAM_WR_END_T信号为高,说明当前的传输操作已经结束,可以进入下一次的访问,状态机进入SPI_IDLE状态。
2.2 控制模块的设计
SPI_CTRL控制模块可将发送缓冲区0的数据读出来,经过并串转换,发送到串行线SI上,并且控制从串行线SO上接收数据,存储在接收缓冲区,并行数据转换成串行输出由并串转换状态机来控制实现,见图3。

本文引用地址://m.amcfsurvey.com/article/191112.htm

c.JPG


各状态含义如下:
TX_IDLE:等待主机设置控制寄存器的GO位,如果置“1”,表示准备开始传输,跳入下一状态TX_ADDR。
TX_ADDR:当传输长度小于等于32位时,跳入下一状态PARALELL_DATA。
PARALELL_DATA:如果GO为1,在此状态TIP将被置“1”,说明传输开始,传输的计数器开始计数。
SERIAL_DATA:并行数据转换为串行数据发送出去,当CNT_SHIFT计数器减到0时,传输结束,状态跳入TX_IDLE。
2.3 串行移位时钟设计
SPI串行线上的主从设备必须根据具体要求设置匹配的传输时序模式,时序只有匹配,数据传输才能正常进行。如果设置的不匹配,可能导致数据接收方和发送方在同一时钟沿作用,而使数据传输失败。本设计中的时钟仅支持SP0模式,即串行时钟处于空闲电平时,空闲状态时钟的极性电平为低,在时钟的前沿采样数据,时钟后沿串行线上数据变化。
在采样时刻,线上数据必须已经稳定可靠,因此数据发送端设备应提前将数据移出到数据线上,本SPI接口电路设计在同一串行移位时钟周期中的前一个时钟沿(即相反时钟变化方向)将数据移出,移位时钟设计为系统时钟的两分频,为40/2MHz。
2.4 SPI相关寄存器描述
在本设计中,共有四种32位寄存器,包括控制寄存器,从设备选择寄存器,加载配置数据起始寄存器以及加载配置数据完成寄存器。
控制寄存器用来控制配置信息加载方式,即:片外加载方式或主机直接加载方式。当选择片外加载方式时,控制寄存器还用来控制一次数据传输的长度。CTRL寄存器的具体描述见表1。

d.JPG



关键词:T1024FLASH102425T

评论


相关推荐

技术专区

关闭