新闻中心

EEPW首页>嵌入式系统>新品快递> 全新 IAR Embedded Workbench for RISC-V 支持 Andes CoDense™扩展

全新 IAR Embedded Workbench for RISC-V 支持 Andes CoDense™扩展

—— IAR Embedded Workbench for RISC-V 3.11 版支持 AndeStar™ V5 RISC-V 处理器的 Andes CoDense™ 扩展,以帮助嵌入式开发人员缩减代码尺寸、提高应用性能
作者: 时间:2022-11-17 来源:电子产品世界 收藏

瑞典乌普萨拉- 20221117-嵌入式开发软件和服务的全球领导者IAR Systems®宣布其最新版本的3.11版现已完全支持Andes Technology(晶心科技)旗下AndeStar™ V5 RISC-V处理器的CoDense™扩展。CoDense™是处理器ISA(指令集架构)的专利扩展,能够帮助IAR的工具链生成紧凑的代码,从而节省目标处理器上的闪存,而在之前版本中已实现支持的AndeStar™ V5 DSP/SIMD和性能扩展则有助于提供更高的应用性能。AndesCore™ RISC-V CPU IP推出后不久,IAR Systems就率先适配支持,以便为客户提供完整的开发工具链,包括强大的IAR C/C++编译器和全面的调试器(符合ISO 26262的功能安全认证版本也有全面的调试器)。

本文引用地址://m.amcfsurvey.com/article/202211/440518.htm

image.png

晶心科技是RISC-V International的创始成员之一,也是高性能/低功耗32/64位嵌入式处理器IP解决方案的领先供应商。此次晶心科技和IAR Systems联合推出的解决方案及其强大的安全应用设计方法将帮助客户加速开发,包括认证过程,从而加快他们的产品上市时间。AndeStar™ V5中新加入的CoDense™扩展是Andes在可扩展RISC-V标准指令基础上扩展的代码量压缩功能。该扩展功能已经在使用AndeStar™ V3处理器的超过100亿颗SoC中得到了验证。除了对CoDense™的支持,最新3.11版本的还将支持带有“P”扩展的0.9.11Packed-SIMD指令的标准扩展)以及增强的SMP(对称多处理)和AMP(非对称多处理)多核调试。此外,开发人员肯定会喜欢专门为Visual Studio Code开发的新IAR BuildIAR C-SPY Debug扩展,方便他们利用IAR Systems的强大工具,在Visual Studio Code编辑器中构建和调试他们的代码。

久经考验的IAR Embedded Workbench以其一流的代码体积优化功能,在众多RISC-V开发者中久负盛名,旨在帮助企业使用体积更小的芯片或为现有平台增加更多的功能。由于代码是利用工具链的先进优化技术生成的,因此在EEMBC认证实验室的CoreMark测试中,其表现出令人信服的快速代码和行业领先的性能。内含的C-SPY调试器使开发人员能够完全实时地控制应用,其中包括使用复杂的断点、Profiling、代码覆盖、带有中断的时间线和功耗记录。而完全集成的代码分析工具确保代码能够符合特定的标准,如MISRA C2004年和2012年),以及最佳编程实践,如CWECERT C安全编码标准。此外,还有功能安全开发认证版本的,该版本配有安全报告和安全指南,适用于十个不同的标准,例如汽车或工业应用。

晶心科技总裁兼首席技术官Charlie Su博士表示:我们很高兴IAR Systems能为AndeStar™ V5 RISC-V处理器提供全面的支持,特别是对专利CoDense™扩展的增强。CoDense™将代码密度大幅增加了两位数,因此受到MCUIoT应用的欢迎。我们预计IAR Embedded WorkbenchAndeStar™ V5 RISC-V扩展的强强联手,能为RISC-V社区提供高达30%的性能提升。

IAR Systems首席技术官Anders Holmberg表示:得益于与晶心科技的密切合作,我们很早就为AndeStar™ V5 DSP/SIMD和性能扩展提供了支持,现在又将完全支持,在RISC-V C扩展之上实现了代码量的压缩。在代码尺寸和性能之间取得平衡,将大幅提升产品或项目的总投资回报率。有了CoDense™的支持,我们将赋能用户,帮助他们实现这种平衡。



评论


相关推荐

技术专区

关闭