新闻中心

EEPW首页>网络与存储>业界动态> SK海力士开发出世界首款12层堆叠HBM3 DRAM

SK海力士开发出世界首款12层堆叠HBM3 DRAM

作者: 时间:2023-04-21 来源:全球半导体观察 收藏

2023年4月20日,宣布,再次超越了现有最高性能(内存)——HBM3*的技术界限,全球首次实现垂直堆叠12个单品芯片,成功开发出最高容量24GB(Gigabyte,千兆字节)**的HBM3新产品,并正在接受客户公司的性能验证。

本文引用地址://m.amcfsurvey.com/article/202304/445826.htm

强调“公司继去年6月全球首次量产HBM3 DRAM后,又成功开发出容量提升50%的24GB套装产品。”,“最近随着人工智能聊天机器人(AI Chatbot)产业的发展,高端存储器需求也随之增长,公司将从今年下半年起将其推向市场,以满足市场需求。”

公司技术团队在此次此新产品采用了先进(Advanced)MR-MUF*和TSV**技术。表示,通过先进MR-MUF技术加强了工艺效率和产品性能的稳定性,又利用TSV技术将12个比现有芯片薄40%的单品DRAM芯片垂直堆叠,实现了与16GB产品相同的高度。

SK海力士于2013年在世界上首次开发的HBM DRAM是实现需要高性能计算的生成式AI所必要的存储器半导体产品,因此在受到业界的高度关注。

最新规格的HBM3 DRAM被评价为能够快速处理庞大数据的首选产品,从而大型科技公司的需求也在逐渐扩大。

公司已向数多全球客户公司提供了24GB HBM3 DRAM样品正在进行性能验证,据悉客户对此产品抱有极大的期待。

SK海力士封装测试(P&T)担当副社长洪相后表示:“公司以全球顶级后端工艺技术力为基础,接连开发出了超高速、高容量的HBM DRAM产品。将在今年上半年内完成新产品的量产准备,以巩固人工智能时代尖端DRAM市场的主导权”。

*HBM(High Bandwidth Memory):垂直连接多个DRAM,与DRAM相比显著提升数据处理速度的高附加值、高性能产品。HBM DRAM产品以HBM(第一代)、HBM2(第二代)、HBM2E(第三代)、HBM3(第四代)的顺序开发。

**现有HBM3 DRAM的最大容量是垂直堆叠8个单品DRAM芯片的16GB。

*MR-MUF:将半导体芯片堆叠后,为了保护芯片和芯片之间的电路,在其空间中注入液体形态的保护材料,并固化的封装工艺技术。与每堆叠一个芯片时,铺上薄膜型材料的方式对比工艺效率高,散热方面也更有效。

**TSV(Through Silicon Via, 硅通孔技术)在DRAM芯片打上数千个细微的孔,并通过垂直贯通的电极连接上下芯片的先进封装(Advanced Packaging)技术。采用该技术的SK海力士HBM3 DRAM可每秒传输163部全高清(Full-HD)电影,最大速度可达819GB/s(每秒819千兆字节)。




评论


相关推荐

技术专区

关闭