新闻中心

EEPW首页>消费电子>业界动态> QuickLogic参考设计工具套件助工程师实现最低功耗设计

QuickLogic参考设计工具套件助工程师实现最低功耗设计

作者:电子设计应用 时间:2004-10-15 来源:电子设计应用 收藏

嵌入式标准产品ESP的先驱企业公司Nasdaq股票代码: QUIK)今天发布了一套使用Eclipse II FPGA器件进行低功耗设计的参考设计工具套件Reference Design KitRDK。这套RDK由硬件和软件工具组成,使设计师可以直接测量Eclipse II设计的实际功耗,同时还可在开发过程中计算、分析和模拟Eclipse II设计的功耗

本文引用地址: //m.amcfsurvey.com/article/3479.htm

逻辑产品总监Brian Faith表示:“功耗最小化已成为许多芯片设计的一项重要设计指标,在采用FPGA器件的设计方面尤为如此。我们的低功耗RDK使设计者能够优化Eclipse II设计至最低功耗,并且能够以实际芯片验证其设计,从而显著缩短产品开发周期。”

该低功耗RDK包括两块PCB电路板——一块原型电路板上载有Eclipse II FPGA器件,另一块子卡用于测量功耗。原型电路板有144管脚TQFP208管脚PQFP两种插座供用户选择,这两款插座均适用于所有Eclipse II系列产品。其它的主板组件包括一个RS232C接口、一个UART控制器、4K串行EEPROM以及两个LED显示。子卡组件包括一个MSP430C133微处理器,一个LCD模块、两个LED显示管以及三个电流传感器。

利用低功耗 RDK ,设计师们能够访问 Eclipse II 芯片上的每个 I/O 管脚,方便地将其连接至调试工具、示波镜和逻辑分析仪。用于功率测量的子板不仅能够分别显示 Eclipse II 核心部分和 I/O 部分的功耗,而且还能够分别显示不同 I/O bank 的功耗。该低功耗 RDK 可以通过自带的 LCD 显示单独使用,也可以结合使用带有图形用户接口的 PC 机,这样能够提供包括随时间变化的动态功耗图表在内的更全面的功耗信息。

关键词:QuickLogic

评论


相关推荐

技术专区

关闭