新闻中心

EEPW首页 > 汽车电子 > 设计应用 > 基于FPGA的LDPC编码器设计与实现

基于FPGA的LDPC编码器设计与实现

——
作者:吴祖辉 熊磊 陈霞时间:2007-08-17来源:今日电子收藏
引言

  低密度(Low Density Parity Check Code,)码是一类具有稀疏校验矩阵的线性分组码,不仅有逼近Shannon限的良好性能,而且译码复杂度较低, 结构灵活,是近年信道编码领域的研究热点,目前已广泛应用于深空通信、光纤通信、卫星数字视频和音频广播等领域。码已成为第四代通信系统(4G)强有力的竞争者,而基于码的编码方案已经被下一代卫星数字视频广播标准DVB-S2采纳。

  编码器实现指标分析

  作为前向纠错系统的重要部分,设计高速率低复杂度LDPC码编译码器成为提高系统性能的关键。对LDPC码来说,其编码复杂度相对较大,编码器的设计与实现是首要任务,也是译码器设计与实现的前提,有着十分重要的作用。

  编码速率与复杂度是评价LDPC编码器好坏的重要指标。考虑高清晰度电视(HDTV)标准在分辨率为1920

linux操作系统文章专题:linux操作系统详解(linux不再难懂)


评论


相关推荐

技术专区

关闭