最近土耳其比尔肯大学的阿里坎教授造访华为总部,受到了极为隆重的欢迎,不少媒体也给了跟踪报道。不少人可能会有疑问,这位教授是何许人也,能得到如此厚待。阿里坎在通信界被尊称为“极化码之父”,他在2008年提出了“极化码”,得到了华为大力支持,是5G通信的基础技术。现如今5G技术很火,几大运营商也都展开了5G的测试工作,但实际5G的标准仍没有确定下来,负责5G通讯标准技术的组织3GPP,3GPP由16个工作组组成,负责制定终端、基站和系统端到端技术的标准规范。3GPP正在讨论R16标准的内容,R16可以看作
关键字:极化码 5G LDPC
5G为何这么快?得从这五大发明说起-为了早日实现5G,Qualcomm 积极致力于5G设计,以促进并加快其发展。想要真正让5G NR和 5G愿景变成现实,就不得不说五大关键无线发明。
关键字:5G mimo天线技术 ofdm ldpc
摘要:本文设计了一种符合手机电视T-MMB标准的信道译码解决方案,并进行了MATLAB仿真和FPGA的实现。同时针对部分并行结构的准循环低密度校验(QC-LDPC)码译码器,提出了基于块RAM的高效存储方法。
关键字:LDPC FPGA 201307
摘要 根据不同中继节点建立的通信信道衰落特性的不同,利用中继节点可增强无线信道空间分集,提高整个链路的传输性能。纠错码的使用可更有效地提高信道传输效率的特点。史中介绍了基于LDPC码的多中继HARQ系统模型,在
关键字:LDPC HARQ 中继 系统研究
非规则LDPC码译码改进算法及其DSP实现,为了降低非规则低密度奇偶校验(low-densityparity-check,LDPC)码译码算法的复杂度,提出一种适合数字信号处理嚣(digital signal processor,DSP)实现的低运算复杂度、低误码平台译码的改进算法。该算法校验节点的运算
关键字:DSP 实现 及其 算法 LDPC 改进 规则
上世纪60年代初,香农的学生Gallager在他的博士毕业论文中首次提出了LDPC码的概念和完整的译码方法,但是直到上世纪末期,随着LDPC码译码理论的进步和计算机技术的发展,LDPC码才以其优良的误码性能和良好的可实现性成为人们研究的焦点。针对QC类LDPC码进行研究的时候,注意到很多码的循环子矩阵中不只有一组1,这就产生了水平运算后判断运算结果属于哪个存储模块的问题;另外,由于校验矩阵中每个循环子矩阵的列初始位置都是不同的,而且通常LDPC码的校验矩阵的循环子矩阵的数目都是非常庞大的,因此如果通过程序
关键字:LDPC 通用 准循环 数据分配
摘要:参照IEEE 802.16e标准中的准循环LDPC码校验矩阵结构,设计了一种新的校验矩阵,并将其应用于OFDM系统中。同时,将该设计方案与RS和卷积编码级联方案进行比较,仿真显示,该方案与级联编码方案有几乎相同的编码
关键字:性能 分析 系统 OFDM 循环 LDPC 使用
1962年Gallager提出低密度校验(Low DensityParity Check,LDPC)码,后来Tanner对它进行了很有价值的补充,直到1995年又被Mackey重新提出。如果采用和积迭代译码算法,LDPC码具有非常接近香农限的性能。如果在LDPC码的
关键字:方法 介绍 构造 LDPC 较大 正则 具有
摘要:简要介绍了一种具有Z型结构的扩展式RC-LDPC码校验矩阵的构造方法,针对构造中会出现4环的情况,提出了一种消除4环的方法,并基于非规则LDPC码中信息节点不同度分布对性能产生不同影响的特点,提出了一种改进的
关键字:构造 方法 矩阵 校验 扩展 RC-LDPC 改进
摘要 根据IEEE802.16e标准中对LDPC码的定义,利用FPGA对编码器进行了实现。所采用的算法使用了线性复杂度编码,降低了逻辑资源占用量,并提高了编码速度。 关键词 IEEE 802.16e标准;低密度奇偶校验码;编码器
关键字:编码器 设计 实现 LDPC 标准 IEEE802 6e 基于
摘要:LDPC码是众所周知的优秀信道编码,性能接近香农信道容量的极限。讨论了在无线传感器网络中LDPC码的设计和实际应用,并提供了解决方案,以降低解码复杂度,节省内存占用量,提高了系统的误码率性能。结果表明,
关键字:网络 应用 传感器 无线 设计 以及 LDPC
摘要:根据CMMB中LDPC码校验矩阵的结构特点,提出了一种部分并行译码结构的实现方法,并在XILINX的VirtexIV的XC4VLX80型FPGA上实现了这种结构。该设计充分利用了LDPC校验矩阵的规律,采用了一种适当的硬件结构和独特
关键字:CMMB LDPC 系统 译码器
摘 要:低密度奇偶校验码(LDPC)是目前最有效的差错控制手段之一,而其中准循环LDPC 码(QC-LDPC)应用最为广泛。提出了一种通用的多码率QC-LDPC 译码器设计方法,并在FPGA 上完成了实现和测试。测试结果表明,该多
关键字:实现 设计 QC-LDPC
针对低密度奇偶校验码(简称LDPC码)的直接编码运算量较大、复杂度高,根据RicIlarclson和Urbanke(RU)建议的编码方案,介绍一种适于在FPGA上实现,利用有效校验矩阵来降低编码复杂度的LDPC编码方案,给出了编码器设计实现的原理和编码器的结构和基本组成。在QuartusⅡ7.2软件平台上采用基于FPGA的VHDL语言实现了有效的编码过程。结果表明:此方案在保证高效可靠传输的同时降低了实现的复杂度。这种编码方案可灵活应用于不同的校验矩阵H,码长和码率的系统中。
关键字:FPGA LDPC 编码
1962年Gallager提出低密度校验(Low DensityParity Check,LDPC)码,后来Tanner对它进行了很有价值的补充,直到1995年又被Mackey重新提出。如果采用和积迭代译码算法,LDPC码具有非常接近香农限的性能。如果在LDPC码的
关键字:构造 方法 LDPC 正则 较大 具有
ldpc介绍
您好,目前还没有人创建词条ldpc!
欢迎您创建该词条,阐述对ldpc的理解,并与今后在此搜索ldpc的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473