新闻中心

EEPW首页>模拟技术>业界动态> Cadence与TSMC在3D-IC设计基础架构方面展开合作

Cadence与TSMC在3D-IC设计基础架构方面展开合作

作者: 时间:2012-06-07 来源:电子产品世界 收藏

  全球电子设计创新领先企业设计系统公司(NASDAQ: CDNS) ,日前宣布其与设计基础架构开发方面的合作。

本文引用地址://m.amcfsurvey.com/article/133294.htm

需要不同芯片与硅载体的协同设计、分析与验证。的团队来自不同的产品领域,共同合作设计并集成必要的功能支持这款新型设计,实现首个异质CoWoS(Chip-on-Wafer-on-Substrate)媒介的测试芯片的流片。

技术可用于数字、定制设计与封装环境之间的多芯片协同设计,在芯片和硅载体上采用硅通孔技术(TSV),并支持微凸块排列、布置、布线与可测性设计。它包含关键的3D-IC设计IP,比如Wide IO控制器与PHY以支持Wide IO存储器。测试模块是使用Cadence Encounter RTL-to-GDSII流程、Virtuoso定制/模拟流程以及Allegro系统级封装解决方案生成。

  “在2012年3D-IC正成为实用芯片设计的一种可靠选项,”Cadence战略联盟主管John Murphy说,“10年来,Cadence一直在投资于SiP(系统级封装)和3D-IC设计功能。如今我们终于可以与设计师们分享这些技术,将这种用途广泛的技术投入市场。”

  Cadence 3D-IC技术可帮助设计应用于TSMC最近刚推出的CoWoS工艺上的器件。CoWoS是一种综合的工艺技术,将多个芯片绑定于单个设备中以降低功耗,提高系统性能并减小尺寸。

  “电子设计的大进化需要通过强力的合作才有可能实现,我们与Cadence在CoWoS设计方面的合作就是一个很好的例子,”TSMC设计基础架构营销部高级主管Suk Lee说,“对于3D-IC设计体系的完善,Cadence在设计技术及必要IP的开发方面扮演着重要的角色。”



关键词:CadenceTSMC3D-IC

评论


相关推荐

技术专区

关闭