新闻中心

EEPW首页>嵌入式系统>设计应用> 基于ARM微处理器的机载语音告警系统设计

基于ARM微处理器的机载语音告警系统设计

作者: 时间:2010-12-08 来源:网络 收藏

3.2 系统软件流程
系统的软件流程如图5所示,系统上电或复位后,从NAND Flash启动,S3C2440把NAND Flash的前4 KB加载到SDRAM中,并把SDRAM的首地址设为0x00000000,CPU从0x00000000开始执行。NAND Flash的前4KB程序中包含从NAND Flash把BootLoader(引导加载程序)的其余部分装入SDRAM的程序,进行系统初始化;系统接收到RS422接口传来的告警命令后首先进行 告警命令真伪及优先权判定,当判定当前告警命令为真并且为优先级最高后,系统从SDRAM读取告警;当检测到此时系统无新告警命令或高优先级命令 时,将输出给音频转换器进行解码、数模转换,功率放大后把告警语音送到飞行员耳机完成故告警语音播放。

本文引用地址://m.amcfsurvey.com/article/151268.htm

h.JPG


3.3 告警命令优先级调度单元
语音告警系统功能是以分布在飞机各处的主要传感器信号为触发,将飞机当前的工作状态、危险状况或通过数据链获取的作战任务命令,根据信息的重要紧急程度的 不同,在语音告警系统里将各系统的告警命令分成了不同的告警优先级。一般将告警命令分为3级:危险级、警告级、注意级,这样按优先权将告警命令分成先后顺 序。本系统采用的告警命令优先级调度流程如图6所示。

i.JPG



4 结论
实践证明,采用微处理器和数字音频转换器设计的机载语音告警系统工作稳定、可靠,告警语音的控制和播放更加灵活、快速,适应复杂多变战场环境,符合体积小、重量轻、功耗低的机载需求。


上一页 1 2 3 下一页

关键词:ARM语音数据

评论


相关推荐

技术专区

关闭