新闻中心

EEPW首页>EDA/PCB>设计应用> 基于FPGA直接序列扩频系统的设计

基于FPGA直接序列扩频系统的设计

作者: 时间:2011-08-25 来源:网络 收藏

4 系统的实现
系统选择Ahera公司生产的CycloneIII系列的(EP3C10E144C8N)。Ahera公司的这款CycloneIII比上一代FPGA的功耗低75%,共有144个引脚组成,这些I/O引脚支持6种单端信号标准、8种差分标准,含有10 kbit逻辑单元(LE),23个数字信号处理(DSP)乘法器,存储器达400 kbit,CycloneIII系列比前一代产品每逻辑单元成本降低20%,使设计人员能够更多地在成本敏感的应用中使用FPGA。
将VHDL源程序通过JTAG口下载到FPGA中,配置好FPGA引脚后,用排针将FPGA的引脚引出,将FPGA的输出引脚分别与示波器的输入相连接,观察系统波形如图7所示。从图中可以看出FPGA输出波形图与仿真图吻合,从而验证了系统VHDL程序的正确性与可行性。另外,由于系统时钟频率较高,波形存在较为较为明显的过冲现象。

本文引用地址://m.amcfsurvey.com/article/191036.htm

g.jpg



5 结束语
提出了一种基于FPGA的的设计,旨在使无线通信系统具有较强的抗干扰性和可靠性。在Altera公司的Quartus II软件平台上,利用了硬件描述语言VHDL和原理图相结合的方法进行了电路的设计实现,并将程序下载到FPGA中,利用示波器观察输出波形,通过输出波形结果观察本系统的扩频解扩性能。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭