新闻中心

EEPW首页>EDA/PCB>设计应用> FPGA与PCB板焊接连接失效

FPGA与PCB板焊接连接失效

作者: 时间:2010-11-12 来源:网络 收藏

  解决方案:SJ-BIST实时检测状态

  在美国锐拓集团公司(Ridgetop-Group)的创新发明之前,没有很好的,已知的办法检测工作中的的应力。目前生产制造中使用的目检,光学,X-光和可靠性测试等技术很难奏效,因为反映为电信号的故障在器件没有加电源的情况下基本上是看不到的。通过对将要发生的的早期检测,SJ-BIST支持基于条件(condition-based)的设备维护并能减少间歇性失效。其卓越的灵敏度和精确度使SJ-BIST可以在两个时钟周期内发现和报告低至100欧姆的高电阻失效而且没有误报警。作为一个可缩放的解决方案,它可以附加在用户的现存的测试中枢,不会额外增加资源。

  锐拓集团公司的SJ-BIST是一个可以授权使用的知识产权内核。它的安装不需要工具和设备。它是一个Verilog软内核可以集成在用户的中,只需在上增加一个小电容以及在现有的测试程序中增加一小段代码。在某些情况下,甚至电容也是不需要的。SJ-BIST会占用现有的门,250FPGA门就足够了。

  SJ-BIST是汽车,工业控制和航空航天市场的理想解决方案并且已经被戴姆勒-克莱斯勒公司和美国雷神导弹系统,NASA,NAVAIR等使用。医疗器械也是一个合适的应用对象,包括起搏器,神经刺激器和其他靠近心,脑,脊髓等可靠性要求高的设备。锐拓集团公司的电子故障预测方案可以在故障出现之前就对器件进行安全更换,提前采取措施,避免重大事故发生。


上一页 1 2 3 下一页

关键词:FPGAPCB焊接失效

评论


相关推荐

技术专区

关闭