新闻中心

EEPW首页>嵌入式系统>设计应用> s3c2410 的时钟设置

s3c2410 的时钟设置

作者: 时间:2016-11-23 来源:网络 收藏
FCLK用于CPU核

HCLK 用于AHB总线设备

本文引用地址://m.amcfsurvey.com/article/201611/320563.htm

PCLK 由于APB总线上的设备

s3c2410需要设置的时钟寄存器包括:LOCKTIME、MPLLCON、CLKDIVN。

其中LOCKTIME直接使用默认值就可以了。

MPLLCOM用于设置FCLK的时钟值,也就是主时锁存器。

MPLL(FCLK) = (m * Fin)/(p* 2^s);

m = (MDIV + 8), p = (PDIV + 2), s = SDIV



CLKDIVN 用于设置FCLK、HCLK、PCLK三者的比例。


s3c2410的典型设置为

#define S3C2410_MPLL_200MHz ((0x5c << 12) | (0x04 << 4) | (0x00))

CLKDIVN = 0x03; //这样的FCLK : HCLK : PCLK = 1: 2 :4



关键词:s3c2410时钟设

评论


技术专区

关闭