新闻中心

EEPW首页>模拟技术>设计应用> 设计性能:物理综合与优化

设计性能:物理综合与优化

作者: 时间:2012-03-27 来源:网络 收藏
55); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">

  引脚交换:LUT 的每个输入引脚可能有不同的延迟,所有 Map 拥有交换引脚(以及关联的 LUT 等式)的能力,以便将最关键的信号放置在最快的引脚上(图 4)。

设计性能:物理综合与优化

  结论

  赛灵思工具集中的功能将进一步走向成熟并随着每个软件版本的发布进行扩展。伴随效果质量的改进,您可以期待着对类型的更多控制。其他计划中的强化措施还包括在再阶段考虑更多设计单元(例如允许将寄存器移入和移出 I/O 块或块 RAM 和 DSP 块等专门功能),以及将布线阶段包含进迭代过程,以及优化系统。

  赛灵思 ISE 软件中的与优化工具是为在实现的打包和布局阶段对您的 FPGA 设计的结构进行重新检查而创建的。给定时序约束和物理版图信息,在映射和布局布线阶段优化综合决策可极大地改进结果。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭