新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于CPLD/FPGA的半整数分频器的设计实例

基于CPLD/FPGA的半整数分频器的设计实例

作者:时间:2011-05-27来源:网络收藏

  4 设计

  现通过设计一个分频系数为2.5的分频器给出用设计的一般方法。该2.5分频器由模3计数器、异或门和D触发器组成。

2

图3 2.5分频器电路原理图

  4.1 模3计数器

  该计数器可产生一个分频系数为3的分频器,并产生一个默认的逻辑符号COUNTER3。其输入端口为RESET、EN和CLK;输出端口为QA和QB。下面给出模3计数器VHDL描述代码:

程序

  任意模数的计数器与模3计数器的描述结构完全相同,所不同的仅仅是计数器的状态数。上面的程序经编译、时序模拟后,在MAX+PLUSII可得到如图2所示的仿真波形。

分频器相关文章:分频器原理


评论


相关推荐

技术专区

关闭