新闻中心

EEPW首页>嵌入式系统>设计应用> 基于CPLD的片内环形振荡器的设计方案

基于CPLD的片内环形振荡器的设计方案

作者: 时间:2010-11-30 来源:网络 收藏

  表1列出了以EPM7128LC84-15为目标芯片、采用Tektronic TDS2012示波器对用不同门数实现的片内振荡器的测试数据。F1和F2分别表示片内振荡器输出和二分频输出的测量数据。图4给出了测量数据的曲线。

  表1数据表明,通过增加门电路的数量可以有规律地减小振荡电路的工作频率,由每个逻辑单元实现的门电路单元延时tpd在7.5~10ns之间。

  本文介绍的基于的片内振荡器设计方法,在改变该振荡器电路中门电路数量时,可以有规律地将振荡频率控制在8MHz~62MHz范围内。振荡器的片内设计使基于的片上系统()设计无需外接时钟信号源,加大了系统的集成度并降低了设计成本。本方法有很大的通用性,可以方便地在不同芯片间移植。仿真和测试数据表明该设计方法具有正确性和可行性。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭