首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> aligner

基于32位CPU中Load Aligner模块数据通道的设计与实现

  • 基于32位CPU中Load Aligner模块数据通道的设计与实现, 在CPU中,访问寄存器比访问主存速度要快。所以为了减少访问存储器而花的时间或延迟,MIPS4KC处理器采用了Load/Store设计。在CPU芯片上有许多寄存器,所有的操作都由存储在寄存器里的操作数来完成,而主存只有通过L
  • 关键字:数据通道设计实现模块Aligner32位CPULoad基于

在32位CPU中Load Aligner模块数据通道的设计与实现

  • 在32位CPU中Load Aligner模块数据通道的设计与实现, 在CPU中,访问寄存器比访问主存速度要快。所以为了减少访问存储器而花的时间或延迟,MIPS4KC处理器采用了Load/Store设计。在CPU芯片上有许多寄存器,所有的操作都由存储在寄存器里的操作数来完成,而主存只有通过L
  • 关键字:通道设计实现数据模块CPULoadAligner32位
共2条 1/11

aligner介绍

您好,目前还没有人创建词条aligner!
欢迎您创建该词条,阐述对aligner的理解,并与今后在此搜索aligner的朋友们分享。 创建词条

热门主题

关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473