首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> eda技

FIR滤波器设计方案汇总,包括FPGA、DSP、MATLAB等架构

  •   FIR滤波器,有限长单位冲激响应滤波器,又称为非递归型滤波器,是数字信号处理系统中最基本的元件,它可以在保证任意幅频特性的同时具有严格的线性相频特性,同时其单位抽样响应是有限长的,因而滤波器是稳定的系统。因此,FIR滤波器在通信、图像处理、模式识别等领域都有着广泛的应用。本文着重介绍基于不同结构的FIR滤波器的设计方案,供大家参考。   基于FPGA 的FIR 数字滤波器设计方案   基于FPGA分布式算法的低通FIR滤波器的设计与实现   二维FIR滤波器的FPGA实现   基于XC2V10
  • 关键字:SimulinkVHDLEDA技

基于单片机、EDA技术的波形发生器的设计

共2条 1/11

eda技介绍

您好,目前还没有人创建词条eda技!
欢迎您创建该词条,阐述对eda技的理解,并与今后在此搜索eda技的朋友们分享。 创建词条

eda技视频

更多

热门主题

关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473