首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> pcie gen5

Cadence推出用于PCIe 3.0的SpeedBridge Adapter

  • 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)日前宣布推出全新用于PCIe 3.0的SpeedBridge® Adapter。它为设计师们提供了一个重要的工具,来验证和确认他们的PCI Express (PCIe) 设计。
  • 关键字:CadencePCIeSoC

LSI 发布Nytro 新品加速大数据应用处理

  • LSI公司 (NASDAQ: LSI) 日前宣布,其LSI® PCIe闪存适配器LSI® Nytro™ 产品组合又添新成员,即3.2TB高容量 Nytro WarpDrive®加速卡,同时整个Nytro MegaRAID®产品系列的容量、连接功能和软件功能均有新发展。
  • 关键字:LSI闪存适配器PCIeNytro

NI发布以太网供电视觉帧接收器帮助简化视觉系统设计

  • 美国国家仪器公司(National Instruments, 简称 NI)于近日发布了采用PoE技术的NI PCIe-8233、NI PCIe-8236 和 NI PCIe-8237R GigE 视觉帧接收器。NI PCIe-8237R配有基于NI LabVIEW FPGA的I/O,包含隔离的数字输入和输出,以及用于实现自定义计数器、PWM信号和正交编码器输入的双向TTL线。该产品还提供了高级触发和同步选项,比如低抖动、低延迟且基于FPGA的网络触发器以及队列脉冲支持等,这些选项使得帧接收器通过一个API
  • 关键字:NIPoE视觉帧接收器PCIe-8233PCIe-8236PCIe-8237R

PCIE与AGP总线的专业图形性能测试

  • PCI-EXPRESS能为我们带来什么好处呢?前面的3DMARK03和3DMARK05似乎在告诉我们,现阶段的PCI-EXPRESS在个人电...
  • 关键字:PCIEAGP总线图形性能测试

赛普拉斯发布革命性的Gen5 TrueTouch控制器

  • 赛普拉斯半导体公司(纳斯达克股票代码:CY)日前发布新一代Gen5 TrueTouch®控制器系列产品。该系列产品具备业界最佳的抗噪能力的触摸屏控制技术,性能完全超越了现有标准,可以抵抗各种噪声源的干扰。
  • 关键字:赛普拉斯Gen5触摸感应

赛普拉斯Gen5要点提示

  • 对于手机用户而言,各种情况下的良好体验至关重要。基于Gen5的手机能提供多种出色的用户体验,主要表现在
  • 关键字:Gen5液晶屏

基于Virtex-6 FPGA的双缓冲模式PCIe总线设计方案和

  • 引言近年来软件无线电(SDR)得到了飞速的发展,在很多领域已显示出其优越性。本文的项目背景是通过软件无线电方式实现数字音频广播(DAB)的基带信号处理,这要求软件无线电平台具有高速实时数字信号处理与传输能力。高
  • 关键字:VirtexFPGAPCIe模式

艾默生媒体处理加速卡将处理性能提升到全新高度

  • 艾默生网络能源(Emerson Network Power)是艾默生集团(纽约证券交易所代号:EMR)的其中一个业务部门,这家在关键业务全保障(Business-Critical ContinuityTM)技术方面全球领先的公司宣布,客户只需在其媒体服务器上添加其全新的媒体处理加速卡,就可以将系统的媒体处理性能提升至一个全新的高度。
  • 关键字:艾默生嵌入式PCIE-8120

安捷伦推出PCI Express 3.0接收机特性测试解决方案

  • 安捷伦科技公司(NYSE:A)在 DesignCon上展示增强的PCI Express® 3.0 接收机特性测试解决方案。
  • 关键字:安捷伦测试仪PCIe

PCIE 3.0 的接收机物理层测试方案

  • 一、接收机测试及环回工作模式(Loopback ) 随着信号速率的不断提升,只对高速信号的发送端物理层测试已经不能够完全反应系统的特性,因此接收机测试也已成为了高速信号的必测项目,尤其是对于信号速率高于5Gbps 以
  • 关键字:PCIE3.0接收机测试方案

PCIE 3.0的动态均衡测试挑战

  • 一、PCIE 3.0中使用的动态均衡概念因为PCIE 3.0信号的速率可以达到8Gb/s,而且链路通道走线也可能会很长,这可能会导致高速信号衰减过大,在接收端无法得到张开的眼图。因此在PCIE 3.0的Tx和Rx端均使用了均衡设置,以
  • 关键字:PCIE3.0动态均衡测试

PCIE 3.0的发射机物理层测试

  • 一、PCIE 3.0与 PCIE 2.0PCIE 3.0相对于它的前一代PCIE 2.0的最主要的一个区别是速率由5GT/s提升到了8GT/s。为了保证数据传输密度和直流平衡以及时钟恢复,PCIE 2.0中使用了8B/10B编码,即将每8位有效数据编码为10位
  • 关键字:PCIE3.0发射机物理层测试

RapidIO的应用与未来

  •   在嵌入式设计中,RapidIO是一个重要的、并得到广泛应用的接口标准。带着对RapidIO的技术本身及其未来前景的疑问,笔者借RTA年会的机会专访了据RapidIO行业协会创始人兼执行董事Sam Fuller先生。 RapidIO行业协会创始人兼执行董事Sam Fuller先生   RapidIO行业协会诞生于2000年,其主要目标是为嵌入式系统开发可靠的、 高性能、 基于包交换的互连技术,2001年正式发表了第一代RapidIO基本规范,到现在已发布RapidIO 2.2正式规范,第三的规范
  • 关键字:RapidIOIDTPCIe

安森美推出新时钟及数据、开关及保护器件

  • 应用于高能效电子产品的首要高性能硅方案供应商安森美半导体(ON Semiconductor,美国纳斯达克上市代号:ONNN)推出一系列新元器件,大幅增强公司用于路由器、服务器、网络设备及自动测试设备(ATE)等通信系统之外围元件高速互连PCI Express(简称PCIe)应用的产品阵容。
  • 关键字:安森美保护器件PCIe

基于Wishbone和端点IP的PCIE接口设计

  • 摘要:介绍了FPGA内嵌的PCI Express硬核端点模块和Wishbone片上总线规范。应用VHDL语言,编程实现了Wishbone总线的主从端口,以及TLP包的编码和解码功能。在FPGA上运行程序并使用Chipscope测试时序波形,验证了接口数
  • 关键字:WishbonePCIE接口设计
共158条 8/11|‹«234567891011»
关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473