首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> 抖动衰减器系列

抖动衰减器系列文章进入抖动衰减器系列技术社区

面向5G且完全集成参考时钟的抖动衰减器 简化高速网络时钟设计

  • 中国,北京 - 2019年6月20日 - Silicon Labs (亦称“芯科科技”,NASDAQ:SLAB)日前扩展了Si539x抖动衰减器系列产品,其新器件型号具有完全集成的参考时钟、增强了系统可靠性和性能,同时简化了高速网络设计中的PCB布局布线。新型Si539x抖动衰减器设计旨在满足100/200/400/600/800G设计中苛刻的参考时钟要求,为最先进的以太网交换机SoC、PHY、FPGA和ASIC中56G PAM-4 SerDes所需的严格抖动要求提供超过40%的余量,同时也为新兴的112
  • 关键字:Silicon LabsSi539x抖动衰减器系列
共1条 1/11

抖动衰减器系列介绍

您好,目前还没有人创建词条抖动衰减器系列!
欢迎您创建该词条,阐述对抖动衰减器系列的理解,并与今后在此搜索抖动衰减器系列的朋友们分享。 创建词条

热门主题

关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473