首页 | 嵌入式系统 | 显示技术 | 模拟IC/电源 | 元件与制造 | 其他IC/制程 | 消费类电子 | 无线/通信 | 汽车电子 | 工业控制 | 医疗电子 | 测试测量
首页> 分享下载> 无线/通信> 基于FPGA的数字滤波器设计

基于FPGA的数字滤波器设计

资料介绍
  利用VHDL语言设计数字滤波器,主要在于如何实现乘法。乘法常用的实现方法有位串行乘法、分布式算法和并行乘法等。位串行乘法能节省大量硬件资源,但运算周期过长,对于数字滤波器这种高速率要求不宜采取。分布式算法是现在比较流行的一种乘法实现方式,所用硬件资源较少,运算速率也较快,但这只是针对小位宽乘法来说。对于数字滤波器的较大位宽的乘法,不宜采取。并行乘法,算法实现简单直观,对于现在资源丰富的FPGA,很好实现。
标签: 滤波器数字FPGAVHDL
基于FPGA的数字滤波器设计
本地下载

评论

鲁大师123· 2015-11-09 17:11:11
谢谢楼主分享!