首页 | 嵌入式系统 | 显示技术 | 模拟IC/电源 | 元件与制造 | 其他IC/制程 | 消费类电子 | 无线/通信 | 汽车电子 | 工业控制 | 医疗电子 | 测试测量
首页> 分享下载> 嵌入式系统> 基于FPGA的等精度频率计IP Core设计

基于FPGA的等精度频率计IP Core设计

资料介绍
介绍了等精度频率测量方法的原理及误差分析,利用基于FPGA的SoPC技术在QuartusⅡ5.0环境下用VHDL语言实现了等精度频率计的软核IP Core设计,并在相应的开发平台上作了验证.


。送厶煎这蓝!!型!!!!竺型型


基于FPGA的等精度频率计lP Core设计
廖艳,陈利学,赖春红,叶顶胜
(西南石油大学,四川成都610500)

摘要:介绍了等精度频率测量方法的原理及误差分析,利用基于FPGA的SOPC技术在Quar£u9Ⅱ5.O
环境下用VHDL语言实现了等精度频率计的软核IP Core设计,并在相应的开发平台上作丁验证。
关键词:FPGA s0PC等精度IP coIe


The IP core
desigll of frequency meter for equal precision based on FPGA

UAO Yan,CHEN“Xue,LAI Ch吼H0ng,YE Di“g Sh曲g

标签: FPGASoPC等精度频率计IPCoreVHDLQuartus
基于FPGA的等精度频率计IP Core设计
本地下载

评论