首页 | 嵌入式系统 | 显示技术 | 模拟IC/电源 | 元件与制造 | 其他IC/制程 | 消费类电子 | 无线/通信 | 汽车电子 | 工业控制 | 医疗电子 | 测试测量
首页> 分享下载> 常用文档> 基于FPGA的波形发生器的设计与实现

基于FPGA的波形发生器的设计与实现

资料介绍
基于FPGA的波形发生器的设计与实现
第 24 卷第 3 期 齐 齐 哈 尔 大 学 学 报 Vol.24,No.3
2008 年 5 月 Journal of Qiqihar University May,2008




基于 FPGA 的波形发生器的设计与实现
丁国超,朱景福,池俊亚
(黑龙江八一农垦大学 信息技术学院,黑龙江 大庆 163319)


摘要:以嵌入式微处理器软核 NIOS II 为核心,将微处理器、总线、数字频率合成器(DDS)、存储器、I/O 接口等
硬件设备集中在一片 FPGA 上,创建一个 SOPC 系统。通过软件编程实现不同频率,不同相位的波形。SoC 系统的
构建是利用 Altera 的设计工具 Quartus II 并结合 Verilog-HDL 语言,采用硬件编程的方法进行实现的。通过实验验
证,本系统达到了预定的要求,并证明了采用软硬件结合,利用 DDS 技术实现函数波形发生器的方法是可行的。
关键词:FPGA;直接数字频率合成;任意波形发生器
中图分类号:TN492 文献标识码:A 文章编号:1007-984X(2008)03-0005-04


标签: FPGA波形发生器
基于FPGA的波形发生器的设计与实现
本地下载

评论