首页 | 嵌入式系统 | 显示技术 | 模拟IC/电源 | 元件与制造 | 其他IC/制程 | 消费类电子 | 无线/通信 | 汽车电子 | 工业控制 | 医疗电子 | 测试测量
首页> 分享下载> 嵌入式系统> Stratix III 器件的设计安全性

Stratix III 器件的设计安全性

资料介绍
基于SRAM 的FPGA 具有易失性,需要外部存储器来存储其配置文件,这带来了三种安全问题:复制、逆向剖析和篡改。本白皮书详细介绍Stratix III 设计安全解决方案所提供的安全保护功能。
白皮书
Stratix III 器件的设计安全性


基于 SRAM 的 FPGA 具有易失性,需要外部存储器来存储其配置文件,这带来了三种安全问题:复制、逆
向剖析和篡改。本白皮书详细介绍 Stratix III 设计安全解决方案所提供的安全保护功能。

引言
随着越来越多的系统采用 FPGA 来实现核心功能,保护 FPGA 中的设计和知识产权 (IP) 变得更加重要了。
Altera Stratix III 是第一款使用高级加密标准 (AES) 的高密度、高性能 FPGA,它采用非易失和易失密钥设
置来保护设计不被复制、逆向剖析和篡改。为了使 Stratix III 设计安全解决方案更加安全,保护 AES 密钥,
Altera 采用了多种安全特性。在设计阶段,外请安全顾问研究了这一解决方案, Altera 根据他们的反馈进行
了改进。本白皮书详细介绍 Stratix III 设计安全解决方案所提供的安全保护功能。

基于 SRAM 的 FPGA 设计安全性
基于 SRAM 的 FPGA 是易失器件,需要外部存储器来存储其配置文件,这带来了三种安全问题:复制、逆
向剖析和篡改。

复制
复制 FPGA 是获得设计的相同复本,不需要理解它是怎样工作的。可以通过从存储器件中读取设计,或者
上电时,在存储器将配置文件发送到 FPGA 的过程中捕获配置文件来复制器件。被盗取的设计可以用于配
置其他 FPGA。这种方法是 IP 盗窃的基本形式,会大大损害设计人员的利益。

逆向剖析
逆向
标签: AlteraFPGASRAMStratixIII设计安全
Stratix III 器件的设计安全性
本地下载

评论