新闻中心

EEPW首页>嵌入式系统>设计应用> 基于高速帧同步和相位模糊估计法的FPGA实现

基于高速帧同步和相位模糊估计法的FPGA实现

作者: 时间:2010-04-06 来源:网络 收藏

  当接收数据的帧头部分与本地同步码完全对齐时,可对式(5)做如下讨论:

  (1)若l=0,2,4,6,即相位模糊值为π/4的偶数倍,观察式(5)可知,此时相关值仅包含实部或虚部。故实部或虚部的绝对值(相关值的模)应该大于判决门限,设为threshold_0。

  (2)若l=1,3,5,7,即相位模糊值为π/4的奇数倍,观察式(5)可知,此时相关值包含实部和虚部。实部和虚部的绝对值均约为相关值的模,所以它们的倍约为相关值的模,且都应该大于门限threshold_0。因此它们本身都应该大于

  通过上述分析可知,相关检测问题实际上可以转化为相关值的实部和虚部与两个门限进行比较的问题。其判断逻辑如表1所示。

  注:第二列为按照逆时针计算的相位模糊值。

  式(3)表明,仅通过接收符号的相位以及本地同步码的相位即可计算出相关值的实部和虚部。

  之后将实部和虚部分别与两个门限值做比较,然后根据表1的判决逻辑,即可直接检测出峰值脉冲与相位模糊值。

3 算法性能分析

  帧同步系统应有较强的抗干扰能力,通常用漏同步概率、假同步概率来衡量其系统性能。本文的方法应用在320 MHz符号速率8系统的帧同步和相位模糊值的估计上。其中,帧同步码长为58;帧全长为2 660个符号。并且要求在比特信噪比不低于6 dB的情况下,漏同步概率小于10-12;假同步概率小于10-12;同步概率大于0.95。

  设p为码元错误概率,n为同步码组的码元数,m为判决器容许码组中的错误码元最大数,则漏同步概率为:

  这是满足系统要求的。



评论


相关推荐

技术专区

关闭