首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> 编码器

电容传感器容栅旋转编码器原理及应用

  • 一、前言以旋转容栅编码器为例,简述容栅传感器的测量原理及其结构,分析容栅自身以及容栅芯片的特点,通过机械机构设计和容栅编码器后续电路设计,提高其工作可靠性,并应用于实际工程中。 电容传感器具有测量分
  • 关键字:原理应用编码器旋转传感器容栅电容

基于DSP的H.264编码器的电路设计

  • 1 引言H.264是ITU-T的视频编码专家组(VCEG)和ISO/IEC的活动图像专家组(MPEG)联合制定的视频压缩标准。它在H.263/H.263++的基础上发展,在继承所有编码压缩技术优点的同时引入许多全新的编码技术和网络适配层NAL的概
  • 关键字:DSP264编码器电路设计

基于DM365的视频编码器的硬件设计

  • 摘要:为了解决标准清晰度监控系统中存在的一些问题,设计了一个基于TMS320DM365的高清视频压缩系统。采用ITU-T的H.264(DM365内嵌硬件压缩器)视频压缩算法,高清模拟视频信号通过专用视频解码芯片TVP7002转换成数字
  • 关键字:硬件设计编码器视频DM365基于

基于DM642的X.264编码器优化

  • H.264标准的全称为“H.264/MPEG-4 part 10”,是由ITU-T和ISO/IEC共同成立的联合视频组(Joint Video Team,JVT) ...
  • 关键字:DM642X.264编码器

霍尔效应磁性编码器在加油机系统中的应用

  • 引言  加油机是为机动车辆添加燃油的一种液体体积测量系统,它可以具有IC卡加油、油气回收等功能。基于加 ...
  • 关键字:霍尔效应磁性编码器

基于DM6446的视频编码器的硬件设计

  • 摘要:设计了一套基于TMS320DM6446的视频压缩系统。主芯片采用TI公司的TMS320DM6446,模拟视频信号送入解码器TVP5150后,解码为符合ITU-R BT.656标准的数字视频信号,BT.656数字视频信号被送往TMS320DM6446,TMS32
  • 关键字:硬件设计编码器视频DM6446基于

H.264编码器中亚像素运动估计的硬件实现

  • 引言  运动估计就是在帧间预测时设法找到当前帧的像素(或图像块)是从上一帧图像的什么位置移动过来的,以该位置上的像素(或图像块)作为预测依据,以此提高预测的准确性。由于H.264中的运动估计采用了一系列新技术
  • 关键字:264编码器亚像素运动估计

基于嵌入式平台的视频编码器的实现

  • 基于嵌入式平台的视频编码器的实现, 引言  H.264是由ISO(国际标准化组织)/IEC(国际电工协会)和ITU(国际电信标准化部门)合作制定的新一代视频编码标准,目前正处于应用开发阶段。与以往的视频编码标准相比,h.264具有更高的压缩效率和更好的网络
  • 关键字:编码器实现视频平台嵌入式基于

基于DM642的X.264编码器优化

  • 基于DM642的X.264编码器优化,摘要:X.264编码器注重实效性,在不明显降低编码性能的前提下,降低编码的计算复杂度,摒弃了JM中一些耗时相对较大但对性能的提升影响很小的模块,因此嵌入式系统中常选用X.264编码器。移植到DSP平台的X.264编码器
  • 关键字:优化编码器DM642基于

CDMA 2000系统中前向链路卷积编码器的FPGA实现

  • 摘要:为了缩短卷积编码器设计周期,使硬件设计更具灵活性,在介绍卷积编码器原理的基础上,论述了一种基于可编程逻辑器件,采用模块化设计方法,利用VHDL硬件描述语言实现CDMA2000系统前向链路卷积编码器的方法,给
  • 关键字:FPGA实现编码器链路系统CDMA

光电编码器的工作原理

  • 工作原理:当光电编码器的轴转动时A、B两根线都产生脉冲输出,A、B两相脉冲相差90度相位角,由此可测出光电编码器转动方向与电机转速。如果A相脉冲比B相脉冲超前则光电编码器为正转,否则为反转.Z线为零脉冲线,光电编码
  • 关键字:原理工作编码器光电

S2C推出ALLEGRO第四代H.264 High Profile编码器

  •   S2C在中国推出ALLEGRO公司的广播级、第四代H.264 High Profile编码器。相对于前面三代,第四代的特点是支持MVC(3D)、支持低延迟、支持低比特率、支持蓝光和B帧。该产品由法国Allegro公司开发,针对移动电话、便携式摄像机、机顶盒、网络摄像机和视频监控等应用相关SoC设计公司设计,采用Allegro的H.264压缩算法,最初设计用于高质量的广播级应用,具备画面精致、流畅和尽可能小的设计代价(内存带宽消耗、面积、功耗、集成难度等)等特点,并可同时对数个通道进行编码
  • 关键字:S2C编码器

基于IEEE802.1 6e标准的LDPC编码器设计与实现

  • 摘要 根据IEEE802.16e标准中对LDPC码的定义,利用FPGA对编码器进行了实现。所采用的算法使用了线性复杂度编码,降低了逻辑资源占用量,并提高了编码速度。
    关键词 IEEE 802.16e标准;低密度奇偶校验码;编码器
  • 关键字:编码器设计实现LDPC标准IEEE8026e基于

基于Q-Coder算术编码器的IP核设计

  • 1 概述  JPEG2000[1,2]是新的静止图像压缩标准,它具有的多种特性使得它有着广泛的应用前景。目前为止,JPEG2000的解决方案比较少,并且其中的绝大部分是软件解决方案:Jasper[3]软件是经IEC JTC1/SC29/WG1小组推荐
  • 关键字:IP设计编码器算术Q-Coder基于
共192条 8/13|‹«45678910111213»

编码器介绍

编码器的定义与功能: 在数字系统里,常常需要将某一信息(输入)变换为某一特定的代码(输出)。把二进制码按一定的规律编排,例如8421码、格雷码等,使每组代码具有一特定的含义(代表某个数字或控制信号)称为编码。具有编码功能的逻辑电路称为编码器。编码器有若干个输入,在某一时刻只有一个输入信号被转换成为二进制码。如果一个编码器有N个输入端和n个输出端,则输出端与输入端之间应满足关系N≤2n。 例如8 [ 查看详细]
关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473