首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> cadence

16纳米/14纳米FinFET技术:最新最前沿的电子技术

  • FinFET技术是电子行业的下一代前沿技术,是一种全新的新型的多门3D晶体管。和传统的平面型晶体管相比,FinFET器件可以提供更显著的功耗和性能上的优势。英特尔已经在22nm上使用了称为“三栅”的FinFET技术,同时许多晶圆厂也正在准备16纳米或14纳米的FinFET工艺。
  • 关键字:CadenceFinFET晶圆201304

低成本多路输出CMOS带隙基准电压源设计

  • 摘要:在传统Brokaw带隙基准源的基础上,提出一种采用自偏置结构和共源共栅电流镜的低成本多路基准电压输出的CMOS带隙基准源结构,省去了一个放大器,并减小了所需的电阻阻值,大大降低了成本,减小了功耗和噪声。该
  • 关键字:带隙基准源多路基准电压输出温度系数Cadence

ARM携手Cadence:开发基于TSMC 16纳米FinFET的A57处理器

  • ARM和Cadence近日宣布合作细节,揭示其共同开发首款基于台积电16纳米FinFET制程的ARM®Cortex™-A57处理器,实现对16纳米性能和功耗缩小的承诺。测试芯片是采用完整的Cadence RTL-to-signoff流程、 Cadence Virtuoso 定制设计平台、ARM Artisan®标准单元库和台积电的存储器的宏 Cortex -A57处理器是ARM迄今为止性能最高的处理器,基于新的64位指令集
  • 关键字:Cadence设计EDA

Cadence和TSMC为16纳米FinFET开发设计架构

  • Cadence设计系统公司4月9日宣布与TSMC签订了一项长期合作协议,共同开发16纳米FinFET技术,以其适用于移动、网络、服务器和FPGA等诸多应用领域。此次合作非常深入,开始于工艺制造的早期阶段,贯穿于设计分析至设计签收,全面有效解决FinFETs设计存在的问题,从而交付能实现超低功耗、超高性能芯片的设计方案。 在16纳米及以下工艺技术下设计开发系统级芯片设计(SoC),只有FinFET 技术才具备功率、性能和面积上(PPA)的独特优势。与平面FE
  • 关键字:Cadence设计EDA

ARM携Cadence开发Cortex-A57 64位处理器

  • ARM (LSE:ARM; Nasdaq: ARMH) 和Cadence (NASDAQ: CDNS) 日前宣布合作细节,揭示其共同开发首款基于台积电16纳米FinFET制程的ARM®Cortex™-A57处理器,实现对16纳米性能和功耗缩小的承诺。 测试芯片是采用完整的Cadence RTL-to-signoff流程、 Cadence Virtuoso 定制设计平台、ARM Artisan®标准单元库和台积电的存储器的宏。
  • 关键字:ARMCadence处理器Cortex-A57

电路设计模块化与设计重利用

  • 摘要:本文主要介绍了在Cadence Board Design System上实现电路设计模块化与设计重利用的设计方法。
    关键词:Cadence Concept—HDL;原理图;子电路;模块化;层次化

    随着电路设计复杂程度的增加,设计
  • 关键字:Cadence Concept&mdashHDL原理图子电路模块化层次化

Cadence宣布收购Tensilica

  •   Tensilica公司的数据平面处理单元(DPUs)与Cadence公司的设计IP相结合,将为移动无线、网络基础设施、汽车信息娱乐和家庭应用等各方面提供更优化的IP解决方案。   作为业界标准处理器架构的补充,Tensilica公司的IP提供了应用优化的子系统,以提高产品的辨识度和更快地进入市场。   全球持有Tensilica公司IP授权许可的公司超过200个,包括系统OEM制造商及世界前10大半导体公司中的7家。Tensilica的IP核在全球的总出货量已超过20亿枚。   2013年3月1
  • 关键字:CadenceIP

Cadence宣布收购Tensilica

  •   · Tensilica公司的数据平面处理单元(DPUs)与Cadence公司的设计IP相结合,将为移动无线、网络基础设施、汽车信息娱乐和家庭应用等各方面提供更优化的IP解决方案。   · 作为业界标准处理器架构的补充,Tensilica公司的IP提供了应用优化的子系统,以提高产品的辨识度和更快地进入市场。   · 全球持有Tensilica公司IP授权许可的公司超过200个,包括系统OEM制造商及世界前10大半导体公司中的7家。Tensilic
  • 关键字:CadenceTensilica嵌入式

GLOBALFOUNDRIES与三星支持最新Cadence Virtuoso先进节点

  • 全球电子设计创新领先企业Cadence设计系统公司 (NASDAQ: CDNS),日前宣布其两家主要晶圆代工厂合作伙伴--三星晶圆厂与GLOBALFOUNDRIES已经支持最新Cadence面向20与14纳米先进节点设计的定制/模拟技术。两家晶圆厂正在为新推出的Cadence Virtuoso先进节点提供基于SKILL的工艺设计工具包(PDK)。
  • 关键字:Cadence三星晶圆

Cadence与GLOBALFOUNDRIES合作推动20纳米生产工艺的定制/模拟与数字设计

  • 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS),日前宣布GLOBALFOUNDRIES已经认证关键的Cadence技术,用于其20纳米LPM技术的定制/模拟、数字和混合信号设计、实现和验证。验证涵盖了Virtuoso和Encounter平台,包括业界标准的SKILL工艺设计工具包(PDK)。
  • 关键字:Cadence20纳米LPM

Cadence协议收购Cosmic Circuits,扩张IP业务

  • 全球电子设计创新领先企业Cadence 设计系统公司(纳斯达克:CDNS),日前宣布协议收购Cosmic Circuits 私人有限公司,这是一家领先的以模拟和混合信号IP为核心的公司。Cosmic Circuits提供在40nm和28nm工艺节点上经过硅验证的接口类及先进的混合信号IP解决方案,20nm和FinFET的产品正在开发中。
  • 关键字:CadenceCosmic混合信号

半导体业新的驱动力在哪里

  • 编者按:不久前,Cadence在华举行了进入中国20周年的庆典;今年又将迎来30岁华诞。三十而立,Cadence作为EDA(电子设计自动化)工具的领军企业,如何看待半导体业?对我国本土IC设计业有何建议?
  • 关键字:CadenceEDA201301

新版Cadence Incisive平台可将SoC验证效率提升一倍

  • 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS),日前公布了一个新版的尖端功能验证平台与方法学,拥有全套最新增强功能,与之前发布的版本相比,可将SoC验证效率提高一倍。Incisive ®12.2提供了两倍性能,全新Incisive调试分析器产品,全新低功耗建模,以及当今复杂IP与SoC高效验证所需的数百种其他功能。
  • 关键字:CadenceIncisiveSoC

Cadence:做大,更要做强

  • 收购是做大的一种途径。EDA工具业给人的印象是三大公司称雄,并购案时有发生。并购使大者恒大,资本、技术密集。例如Cadence一直在陆续收购。Cadence在埋头把核心技术和客户服务搞好后,有了充足的盈利就考虑收购公司,以给股东带来更大的回报。
  • 关键字:Cadence设计EDA

Cadence合成技术为Renesas微系统公司加快生产时间

  • 全球电子设计创新领先企业 Cadence 设计系统公司 (NASDAQ:CDNS) 日前宣布 Renesas 微系统有限公司已采用 Cadence® Encounter® RTL Compiler 用于综合实现,尤其是将复杂 ASIC 设计的芯片利用率提高了 15%,面积减少了 8.4%,加速了实现周期并降低了成本。
  • 关键字:CadenceRenesas微系统ASIC
关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473