首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> vhdl-ams

使用用CPLD和Flash实现FPGA的配置

  • 电子设计自动化EDA(ElectronicDesignAutomation)是指以计算机为工作平台,以EDA软件为开发环境,以硬件描...
  • 关键字:CPLDFPGAFlashRAMEDAVHDL

VHDL语言实现的帧同步算法

  • 数字通信网中,帧同步是同步复接设备中最重要的部分,他包括帧同步码的产生和帧同步码的识别,其中接收端的帧同步识别电路的结构对同步性能的影响是主要的。

    1 工作原理

    实现帧同步的基本方法是在发送端预先规
  • 关键字:算法同步实现语言VHDL

基于VHDL的线性分组码编译码器的研究设计

  • 在通信系统中,由于信道存在大量的噪声和干扰,使得经信道传输后的接收码与发送码之间存在差异,出现误码。在...
  • 关键字:VHDL编译码器线性分组码

基于VHDL语言的99小时定时器设计及实现

  • 0引言传统的定时器硬件连接比较复杂,可靠性差,而且计时时间短,难以满足需要。本设计采用可编程芯片...
  • 关键字:FPGAVHDL定时器EP1C6Q240C8

基于VHDL的线性分组码编译码器设计

  • 数字信号在传输过程中受到干扰的影响,降低了其传输的可靠性,线性分组码作为一种常用的信道编码,在通信传输系统中应用广泛。在对线性分组码的编译码规则研究基础上,讨论了生成矩阵、监督矩阵与错误图样集之间的关系,在Max+PlusⅡ开发环境中,用VHDL语言设计线性分组码编译码器,对其各项设计功能进行了仿真和验证。结果表明,该设计正确,其功能符合线性分组码编译码器的要求。
  • 关键字:VHDL线性分组码编译码器

采用EP1C6Q240C8和VHDL的定时器的设计

  • 本设计采用可编程芯片和VHDL语言进行软硬件设计,不但可使硬件大为简化,而且稳定性也有明显提高。由于可编程芯片的频率精度可达到50 MHz,因而计时精度很高。本设计采用逐位设定预置时间,其最长时间设定可长达99小
  • 关键字:240CQ240VHDL240

基于VHDL语言的交通灯控制器设计及仿真结果

  • 应用VHDL语言设计数字系统,大部分设计工作可在计算机上完成,从而缩短系统开发时间,提高工作效率。下面介绍...
  • 关键字:VHDL交通灯控制器

用EDA设计全数字三相昌闸管触发器IP软核

  • IP(IntellectualPropcrty)就是常说的知识产权。美国Dataquest咨询公司将半导体产业的IP定义为用于ASIC...
  • 关键字:IP核晶闸管EDAVHDL

VHDL设计的串口通信程序

  • VHDL设计的串口通信程序,本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在
    PC机上安装一个串口调试工具来验证程序的功能。
    程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控
    制器,10个bit是1位起始位,8个数据位
  • 关键字:程序通信串口设计VHDL

一种基于Petri网的并行控制器的VHDL实现

  • 摘要:Petri网是离散事件系统建模的重要工具,本文使用硬件描述语言VHDL实现了基于Petri网的并行控制器...
  • 关键字:VHDLFPGAPetri并行控制器

基于VHDL的99小时定时器设计及实现

  • 传统的定时器硬件连接比较复杂,可靠性差,而且计时时间短,难以满足需要。本设计采用可编程芯片和VHDL语言进行软硬件设计,不但可使硬件大为简化,而且稳定性也有明显提高。由于可编程芯片的频率精度可达到50 MHz,因而计时精度很高。本设计采用逐位设定预置时间,其最长时间设定可长达99小时59分59秒。完全可以满足用户的需要,使用也更为方便。
  • 关键字:VHDL定时器

VHDL语言为核心的EDA技术在医学中的应用

  • 在此将VHDL语言设计的计数器应用于脉搏测量,精确的计量出脉搏跳动,并通过数码管直观地表示出来。显示出VHDL语言设计数字系统与医学的紧密联系及其在医疗实践中的巨大应用前景。实践证明,将EDA技术与医学相结合,不仅能促进EDA技术的深入发展,而且能够极大地推动医学的进步。
  • 关键字:医学应用技术EDA语言核心VHDL

利用VHDL语言进行可变速彩灯控制器的设计

  • 0引言硬件描述语言(HDL)是相对于一般的计算机软件语言如C,Pascal而言的。HDL是用于设计硬件电子系...
  • 关键字:VHDLFPGACPLD可变速彩灯控制器

基于VHDL的可变速彩灯控制器的设计

  • 介绍一种基于VHDL的可变速彩灯控制器的设计方案,该系统无需外加输入信号,只需一个时钟信号就能实现以4种不同速度循环演示8种花型。该系统较以前的传统设计具有硬件电路简单、体积小、功耗低、可靠性高等特点。特别是可以在不修改硬件电路的基础上,仅通过更改软件就能实现任意修改花型的编程控制方案,而且设计非常方便,设计的电路保密性强。
  • 关键字:控制器设计彩灯变速VHDL基于

基于VHDL/CPLD的I2C串行总线控制器设计及实现

  • 分析了I2C串行总线的数据传输机制,用VHDL设计了串行总线控制电路,其中包括微处理器接口电路和I2C总线接口电路。采用ModelSim Plus 6.0 SE软件进行了前仿真和调试,并在Xilinx ISE 7.1i开发环境下进行了综合、后仿真和CPLD器件下载测试。 结果表明实现了I2C串行总线协议的要求。
  • 关键字:控制器设计实现总线串行VHDL/CPLDI2C基于
关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473