首页 | 嵌入式系统 | 显示技术 | 模拟IC/电源 | 元件与制造 | 其他IC/制程 | 消费类电子 | 无线/通信 | 汽车电子 | 工业控制 | 医疗电子 | 测试测量
首页> 分享下载> 嵌入式系统> 内建自测试相移器设计算法的优化

内建自测试相移器设计算法的优化

资料介绍
在原相移器设计算法的基础上,通过增加一个伪随机数生成函数来选择异或节点的相移器设计算法.实验结果表明,此算法不仅克服了原算法设计的相移器造成LFSR扇出过大的缺点,而且提高了伪随机测试故障的覆盖率.


内建自测试相移器设计算法的优化
吴玺,刘军,刘正琼
(合肥工业大学计算机与信息学院,安徽合肥230009)


摘要:在原相移器设计算法的基础上,通过增加一个伪随机数生成函数来选择异或节点的相移
器设计算法。实验结果表明,此算法不仅克服了原算法设计的相移器造成LFSR扇出过大的缺点,而
且提高了伪随机测试故障的覆盖率。
关键词:伪随机测试混合模式测试相移器线性反馈移位寄存器故障覆盖率


集成电路的发展已进入SoC时代,可将各种不同类 一类L黔R的伴随矩阵,D为第二类LFSR的伴随矩阵。
型的IP芯核集成在一块芯片上,构成一个完整的系统, 容易证明,胛=D。1【51。
1 0 … 0 0
既能加快开发进度,又能提高系统整体性能。但集成电路 h1

的测试却面临越来越多的挑战,如不同类型的IP核测试
内建自测试相移器设计算法的优化
本地下载

评论