首页 | 嵌入式系统 | 显示技术 | 模拟IC/电源 | 元件与制造 | 其他IC/制程 | 消费类电子 | 无线/通信 | 汽车电子 | 工业控制 | 医疗电子 | 测试测量
首页> 分享下载> 嵌入式系统> 时延估计算法的FPGA实现

时延估计算法的FPGA实现

资料介绍
时延估计是雷达、声纳等领域经常遇到的一个问题,提出了利用相关计算法实现时延估计,并通过互谱插值提高估计精度.结合FPGA器件特性,运用VHDL语言编程,实现了整个相关算法.利用QuartusⅡ和Matlab软件进行了联合仿真,结果证明了设计的正确性
时延估计算法的FPGA实现
袁慧琴,尚俊娜,赵知劲
(杭州电子科技大学通信学院,浙江杭州310018)

摘 要:时延估计是雷达、声纳等领域经常遇到的一个问题,提出了利用相关计算法实现时延估
计,并通过互谱插值提高估计精度。结合FPGA器件特性,运用VHDL语言编程,实现了整个相关算
法。利用QuartusⅡ和Matlab软件进行了联合仿真,结果证明了设计的正确性。
关键词:时延估计内插FPGA

时延估计是国际信号处理领域十分活跃的研究课 率,通常有两种方法:提高采样频率和相关峰插值。采样频
题,其技术随着目标定位需求的提高而得到不断的发 率越高,估计误差越小,但是采样频率越高对芯片的性能
展。时延估计的基本方法是相关计算法,其主要思想 要求也就越高。例如,要求lns的估计‘误差时,时钟频率就
是.:若一路信号是另一路信号的移位,则利用互相关技
标签: 时延估计FPGA内插VHDLQuartusⅡMatlab
时延估计算法的FPGA实现
本地下载

评论