新闻中心

EEPW首页>EDA/PCB>设计应用> 基于FPGA的宽带数字信道化接收机的设计

基于FPGA的宽带数字信道化接收机的设计

作者: 时间:2012-08-21 来源:网络 收藏

实验四:用一台Agilent的E4438C矢量信号发生器和两台Agilent的83752A作为中频输入,分别输入载频510MHz,PRI=100μs,PW=10μs;载频为720MHz,PRI=90μs,PW=8μs;载频为930 MHz,PRI=80μs,PW=20μs的三路脉冲信号。用示波器采集三路信号包络脉冲输出接口信号,可得系统对多信号处理结果如图11所示。最上边的线为第一路包络脉冲输出接口,中间的线为第二路包络脉冲输出接口,下边的线为第三路包络脉冲输出接口。当信号在时域交叠时,由不同的输出接口输出包络脉冲;否则在第一路输出接口输出。由图11可以看出系统完成了对同时到达多信号的处理。

系统的多信号处理结果
图11 系统的多信号处理结果

4 结论

本文结合工程实际,完成了960MHz的16通道实现。采用多相滤波器的高速高效结构实现的,既能保证宽瞬时带宽要求,又能达到实时处理的目的;与传统的数字信道化结构节省硬件资源,提高系统的整体工作性能。仿真结果表明该模型在上实现的可行性以及实用性,并且实现了预期的指标要求。


上一页 1 2 3 4 5 下一页

评论


相关推荐

技术专区

关闭