首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> multi-pll

基于DDS+PLL的跳频信号源的设计

  • 航空通信设备包括短波通信、超短波通信设备,短波、超短波通信设备又分为常规通信方式和跳频通信方式,跳频通信因具有抗干扰性强、抗侦测能力好、频谱利用率高和易于实现码分多址等优点被称为无线电通信的“杀手
  • 关键字:设计信号源PLLDDS基于

用三只IC建立一个数字PLL

  • 本设计思想中的简单电路给出了一个传统模拟锁相环的基础特性,但电路中除了基准振荡器以外,没有其它的模拟元件。虽然其它可用的数字PLL,包括那些采用加/减计数器的数字PLL,但本文这个更简单也更灵活。此电路最早在
  • 关键字:PLL数字

基于DSP内嵌PLL中的CMOS压控环形振荡器设计

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字:PLLDSPCMOS环形振荡器

MVA(Multi-domain Vertical Alignment)广视角技术的原理分析

  • 顾名思义,MVA(Multi-domain Vertical Alignment)模式的液晶显示器,其液晶分子长轴在未加电时不像TN模式那样平行於萤幕,而是垂直於萤幕,并且每个图元都是由多个这种垂直取向的液晶分子畴组成。当电压加到液晶上
  • 关键字:技术原理分析视角AlignmentMulti-domainVertical

PLL电路设计原理

  • 在通信机等所使用的振荡电路,其所要求的频率范围要广,且频率的稳定度要高。

    无论多好的LC振荡电路,其频率的稳定度,都无法与晶体振荡电路比较。但是,晶体振荡器除了可以使用数字电路分频以外,其频率几乎无法
  • 关键字:PLL电路设计原理

PLL-VCO制作方法介绍

  • 在此说明以晶体振荡器做为基准振荡器,将其与VCO以及PLL电路组合成为信号产生器的情形也被称为频率合成器。
    此一PLL-VCO电路的设计规格如表l所示。振荡频率范围为40M~60MHz内的10MHz宽。每一频率阶段(step)宽幅为10
  • 关键字:PLL-VCO方法

采用PLL的IC的频率N(1~10)倍增电路介绍

  • 电路的功能很多电路都要求把频率准确地倍增,使用PLL电路可很容易组成满足这种要求的电路。例如主振频率为1KHZ,若使用倍增器内插10个脉冲,可变成10KHZ的脉冲信号。在VCO中,即使主振频率发生变化,也能获得跟踪主振
  • 关键字:PLL10IC的频率

PLL技术简介及其在合成频率源中的应用

  • 1 引言  频率源是现代射频和微波电子系统的心脏,其性能直接影响整个电子系统的功能,成为非常重要的部件。  频率源分为二大类:自激振荡源和合成频率源。常见的自激振荡源有晶体振荡器、腔体振荡器、介质振荡器、
  • 关键字:PLL技术简介合成频率源

利用低噪声LDO调节器ADP150为ADF4350 PLL和VCO供电

  • 电路功能与优势本电路利用低噪声、低压差(LDO)线性调节器为宽带集成PLL和VCO供电。宽带压控振荡器(VCO)可能对电源噪声较为敏感,因此,为实现最佳性能,建议使用超低噪声调节器。图1所示电路使用完全集成的小数N分
  • 关键字:PLLVCO供电ADF4350ADP150噪声LDO调节器利用

基于DDS+PLL在电台设计中的应用

  • PLL(锁相环)频率合成通过锁相环完成频率的加、减、乘、除运算。该方法结构简单、便于集成,且输出频率高、频 ...
  • 关键字:DDSPLL电台设计

Cosmic Circuits宣布经硅验证的PLL组合

  •   Cosmic Circuits,领先的差异化模拟和混合信号IP核提供商,今日宣布其PLL在多个工艺技术节点下经过硅验证。   Cosmic Circuits提供纳米技术节点差异化模拟IP核的广泛组合,其范围覆盖数模转换器、用于无线和音频的模拟前后端平台、电源管理、时钟以及移动行业处理器接口(MIPI)。   系统时钟PLL在55和40纳米工艺技术中实现,并且将为SoC设计者提供各种可供选择的模拟和数字PLL – 包括无需任何外部元件便可支持32 kHz~2000 MHz输入频率的PLL
  • 关键字:PLLMIPI

信号链基础知识#54谁是音频时钟的“老板”,谁是主,谁是从呢

鉴频鉴相器的指标对锁相环(PLL)死区及抖动性能的影

  • 该应用笔记讨论了鉴频鉴相器的指标对锁相环(PLL)死区及抖动性能的影响。在使用电荷泵环路滤波的PLL设计中,通过产生具有最小脉宽的鉴相输出脉冲,可以减轻PLL的死区效应和相关的锁相环抖动。锁相环广泛用于电信行业,
  • 关键字:PLL鉴频鉴相器抖动指标

基于DDS+PLL的X―Band信号源设计

  • 摘要:将DDS和PLL技术结合起来,采用DDS直接激励PLL的混合频率合成方案完成了X波段微波变频信号源的设计,一定程度上解决了频率分辨率、频率转换速度和相位噪声的问题,并完成了实机研制、系统联调试验和测试。结果表
  • 关键字:BandDDSPLL信号源

基于现场总线通讯环境的Multi-Agent系统模型

  • 摘要:近几年来,Agent和Multi-Agent理论和现场总线技术有着快速的发展。本文对Agent和Multi-Agent理论和现场...
  • 关键字:现场总线Multi-Agent系统
共158条 6/11|‹«234567891011»
关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473