首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> multi-pll

基于PLL和TDA7010T的无线收发系统设计

  • 摘要:设计一种基于PLL和TDA7010T的无线收发系统。该系统由发射电路、接收电路和控制电路3部分组成。发射电路采用FM和FSK调制方式,用锁相环(PLL)稳定栽渡频率,实现模拟语音信号和英文短信的发射。接收电路以TDA701
  • 关键字:系统设计收发无线PLLTDA7010T基于

污水处理智能化系统的Multi-Agent通信技术与实现

异步FIFO和PLL在高速雷达数据采集系统中的应用

  • 异步FIFO和PLL在高速雷达数据采集系统中的应用,将异步FIFO和锁相环应用到高速雷达数据采集系统中用来缓存A/D转换的高速采样数据,解决嵌入式实时数据采集系统中,高速采集数据量大,而处理器处理速度有限的矛盾,提高系统的可靠性。根据FPGA内部资源的特点,将FIFO和锁相环设计在一块芯片上。因为未使用外挂FIFO和PLL器件,使得板卡设计结构简单,并减少硬件板卡的干扰。由于锁相环的使用,使得整个采集系统时钟管理方便。异步FIFO构成的高速缓存具有一定通用性,方便系统进行升级维护。
  • 关键字:数据采集系统应用雷达高速FIFOPLL异步

自动反馈调节时钟恢复电路设计

三星宣布新层叠封装技术 8层仅厚0.6mm

  •   三星公司今天宣布,该公司已经成功开发出了全球最薄的Multi-die堆叠封装技术,将8颗闪存晶片(Die)层叠封装在一颗芯片内,厚度仅为0.6mm,比目前常见的8层封装技术厚度降低一半。三星的这项技术最初是为32GB闪存颗粒设计的,将8颗30nm工艺32Gb NAND闪存核心层叠封装在一颗芯片内,每层晶片的实际厚度仅为15微米,最终封装完成的芯片才实现了0.6mm的厚度。据称这样的超薄大容量闪存芯片可 以让手机和移动设备设计者在存储模块上节省40%的空间和重量。   三星称,这项层叠封装新技术的关键
  • 关键字:三星封装Multi-die

一种基于DDS+PLL的Chirp-UWB信号产生方案

  • 由于超宽带信号的带宽很宽,传统的信号产生办法已不能直接应用于超宽带通信。为此,提出一种基于DDS+PLL的Chirp-UWB信号产生方案,该方法联合使用了DDS和PLL两种信号产生技术,优势互补。通过ADS结合Matlab对系统的模型建立和性能分析证明,该方案输出信号性能优良,完全能满足设计要求,并已成功应用于某超宽带通信系统。
  • 关键字:产生方案信号Chirp-UWBDDSPLL基于转换器

基于FPGA的PLL频率合成器设计

  • 频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。频率合成器是电子系统的心脏,是影响电子系统性能的关键因素之一。本文结合F
  • 关键字:FPGAPLL频率合成器

基于低噪音单芯片高频分频器的PLL设计

  • VSAT是一种小卫星通信系统,可为边远地区的家庭和商业用户提供可靠的、具有成本效应的宽带数据和其它业务。VSAT采用一种小型天线来发送和接收卫星信号,可为所有处于卫星覆盖区域内的用户提供高带宽连接,无论用
  • 关键字:PLL设计高频单芯片噪音基于

TLi选择FineSim SPICE作为模拟IC设计的标准验证工具

  •   芯片设计解决方案供应商微捷码(Magma®)设计自动化有限公司日前宣布,消费电子产品全球供应商Technology Leaders & Innovators (TLi)公司已采用FineSim™ SPICE作为大型模拟IP设计的标准验证工具。TLi是在对大量商用SPICE仿真产品进行彻底详尽的评估,结果显示具有线性多CPU功能的FineSim SPICE提供了较传统多线程仿真器快上一个数量级的运行时间后才决定选用这款微捷码软件。   “我们设计着许多不同类型的
  • 关键字:MagmaFineSimPLLADC/DAC高速I/O

完全集成的PLL发送器ATA5749及其应用

  • 概述
    ATA5749是一款集成了完整小数分频器(fractional-N)的PLL射频发送器IC,适用于轮胎气压计、遥控无键入口和被动式入口汽车应用。ATA5749采用幅移键控(ASK)和闭环频移键控(FSK)调制,仅使用13.000 0 MHz晶体
  • 关键字:分频应用ATA5749发送集成PLL完全

一种基于DDS和PLL技术本振源的设计与实现

  • 现代频率合成技术正朝着高性能、小型化的方向发展,应用最为广泛的是直接数字式频率合成器(DDS)和锁相式频率合成器(PLL)。介绍直接数字频率合成器和锁相环频率合成器的基本原理,简述用直接数字频率合成器(AD9954)和锁相环频率合成器(ADF4112)所设计的本振源的实现方案,重点阐述了系统的硬件实现,包括系统原理、主要电路单元设计等,并且对系统的相位噪声和杂散性能做了简要分析,最后给出了系统测试结果。
  • 关键字:DDSPLL

IDT 推出 Versacloc 计时器件新产品系列

  •   致力于丰富数字媒体体验、提供领先的混合信号半导体解决方案供应商 IDT® 公司(Integrated Device Technology, Inc.)推出其 VersaClock™ 计时器件的最新产品系列。VersaClock III 器件是专为高性能消费、电信、网络和数据通信应用设计的可编程时钟发生器,可以更经济有效地在多个晶体和振荡器之间进行选择。这些可编程计时解决方案对节省占板空间和保持功效非常关键,因其体积可能不允许全定制解决方案。多个具有各种不同需求的系统能够整合成更少的
  • 关键字:IDTVersaClock可编程时钟发生器PLL

泰科电子推出Multi-Beam XLE连接器

  •   全球全球领先的电子组件供应商泰科电子近日宣布推出全新MULTI-BEAM XLE连接器产品。作为泰科电子备受市场认可的MULTI-BEAM XL配电连接器的增强版,新产品的负载电流较标准型MULTI-BEAM XL配电连接器提升20%以上,而耐用度更是其他同类产品的两倍之多。原有MULTI-BEAM XL产品负载电流为35安培,而新型连接器的每个触点可负载高达50安培的电流。MULTI-BEAM XLE的触点设计采用直角型垂直PCB插头,以及线缆基座式插头。此外,此款新型连接器还可提供20安培&ldq
  • 关键字:泰科连接器MULTI-BEAM XL

基于DDS驱动PLL结构的宽带频率合成器设计

  • 摘 要:结合数字式频率合成器(DDs)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果
  • 关键字:DDSPLL驱动宽带频率
共158条 9/11|‹«234567891011»
关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473