首页 资讯 商机 下载 拆解 高校 招聘 杂志 会展 EETV 百科 问答 电路图 工程师手册 Datasheet 100例 活动中心 E周刊阅读 样片申请
EEPW首页>> 主题列表>> 时钟(clk)发生器

时钟(clk)发生器文章进入时钟(clk)发生器技术社区

基于声卡和Matlab的虚拟信号发生器

  • 介绍了通过计算机的声卡来实现虚拟信号发生器的基本原理以及Matlab的数据采集工具箱中用于模拟信号输出的主要函数和命令,并以三角波信号发生器为例,详细介绍了该信号发生器的具体实现方法
  • 关键字:Matlab声卡发生器虚拟信号

达芬奇数字媒体片上系统架构和Linux启动

  • 达芬奇数字媒体技术平台TMS320DM6446/3采用了ARM+DSP双核的架构,本文从芯片的硬件结构入手介绍达芬奇DMSoC硬...
  • 关键字:硬件引脚时钟电源

基于AT89S52的乐曲编辑发生器的设计

  • 本文给出了以单片机AT89S52为核心构成的任意乐曲编辑发生器,具有硬件电路简单、操作界面友好、使用方便的特点。
  • 关键字:发生器设计编辑乐曲AT89S52基于

32位DSP设计中的流水线数据相关问题

  • 本文分析了该流水线的设计过程,并对遇到的数据相关问题提出了一种新的解决方法。...
  • 关键字:浮点哈佛时钟指令

多种降低内核功耗的技术

  • 在美国圣何塞举行的春季处理器论坛上,许多产品采用不同的技术成功地以更低的功耗实现了更高的性能。...
  • 关键字:模块架构时钟辐射

μC/OSII中的时钟中断技术研究

  • 1 系统中断与时钟节拍1.1 系统中断中断是一种硬件机制,用于通知CPU有个异步事件发生了。中断一旦被系统识别,CPU则保存部分(或全部)现场(context),即部分(或全部)寄存器的值,跳转到专门的子程序,称为中断服务子程序(ISR)。中断服务子程序做事件处理,处理完成后执行任务调度,程序回到就绪态优先级最高的任务开始运行(对于可剥夺型内核)。 中断使得CPU可以在事件发生时才予以处理,而不必让微处理器连续不断地查询(polling)是否有事件发生。通过两条特殊指令:关中断(disable inte
  • 关键字:μC/OSII单片机嵌入式系统时钟中断

基于CPLD的片内振荡器设计

  • 本文介绍一种通用的基于CPLD的片内振荡器设计方法,它基于环形振荡器原理,只占用片上普通逻辑资源(LE),无需使用...
  • 关键字:有源无源时钟编程

设计灵活、高性能的嵌入式系统——软处理和IP定制同时确保灵活性和性能

  • 软处理和IP定制能够为同时确保灵活性和高性能提供了最佳的解决方案,将定制设计的概念和协处理带来的性能加速...
  • 关键字:FPGA硬件时钟

安捷伦推具有完全抖动注入功能码型发生器

  • 安捷伦科技公司近日推出带有完全抖动注入能力的J-BERTN4903A7Gb/s和12.5Gb/s码型发生器。设计和测试工程师现在可以使用所有类型的抖动快速精确地激励串行高速端口,以确保更高质量的设备性能表征。AgilentJ-BERTN4903A码型发生器可与示波器、内置误码检测器或其他分析仪连用。 计算机行业正在推出使用PCIExpress、串行高级技术附件和全缓冲DIMM(双列直插内存模块)等技
  • 关键字:安捷伦发生器码型发生器

安捷伦推具有完全抖动注入功能码型发生器

  • 安捷伦科技公司近日推出带有完全抖动注入能力的J-BERTN4903A7Gb/s和12.5Gb/s码型发生器。设计和测试工程师现在可以使用所有类型的抖动快速精确地激励串行高速端口,以确保更高质量的设备性能表征。AgilentJ-BERTN4903A码型发生器可与示波器、内置误码检测器或其他分析仪连用。 计算机行业正在推出使用PCIExpress、串行高级技术附件和全缓冲DIMM(双列直插内存模块)等技
  • 关键字:安捷伦发生器码型发生器测试测量

12b双通道高速A/D转换器AD9238的原理及应用

  • AD9238是美国模拟器件公司(ADI)在2002年8月推出的业界最快的12 b双通道模数转换器。 ...
  • 关键字:信号时钟运放封装

实时时钟电路的原理及应用

  • 本文介绍的实时时钟电路DS1302是DALLAS公司的一种具有涓细电流充电能力的电路,主要特点是采用串行数据传输,可为掉电保护电源提供可编程的充电功能,并且可以关闭充电功能。
  • 关键字:应用原理电路时钟实时

泰克AWG7000任意波形发生器积极响应速度需求

  • 世界上最快、最强大、易用的全能型 AWG应对高速串行和宽带数字 RF 测试挑战 泰克公司(NYSE:TEK)宣布推出泰克新型AWG7000系列任意波形发生器(AWG)。AWG7000是世界上最快的任意波形发生器,专为满足高速串行数据总线和宽频数字射频设备的测试要求而设计。凭借5.8GHz的带宽,10位分辨率以及高达20GS/s的取样速率,AWG7000是唯一能够生成高速、真实波形的AWG,包括预加重/去加重以及高达10Gb/s的多电平信号。AWG7000是适用于高速串行及宽带
  • 关键字:AWG7000测量测试发生器任意波形速度需求泰克

Intersil推出微功率实时时钟/日历器件

  •   Intersi公司宣布推出两款全新的微功率实时时钟/日历器件。全新ISL1219/21是单一事件时间戳的理想解决方案,例如拆卸外壳导致质保失效的时刻或安全门开关等重复性事件。      这些器件能够通过发出输出信号或在事件发生时停止实时时钟(RTC)寄存器以完成针对某一事件的时间戳。输出信号中包含触发信号的事件发生的时间,具体到年、月、日、小时、分钟和秒。      ISL1219/21提供两种电源选项,即正常电源和备用电池电源。除了
  • 关键字:Intersil单片机电源技术模拟技术器件嵌入式系统时钟/日历实时微功率

基于FPGA的乐曲发生器设计

  • 本设计在美国ALTERA公司MAX + plusⅡ的EDA软件平台上,使用层次化设计方法,实现了乐曲发生器的设计。
  • 关键字:FPGA发生器

时钟(clk)发生器介绍

您好,目前还没有人创建词条时钟(clk)发生器!
欢迎您创建该词条,阐述对时钟(clk)发生器的理解,并与今后在此搜索时钟(clk)发生器的朋友们分享。 创建词条
关于我们- 广告服务- 企业会员服务- 网站地图- 联系我们- 征稿- 友情链接- 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473